係統級ESD電路保護設計考慮因素
發布時間:2013-02-21 責任編輯:hedyxing
【導讀】當用戶和電子設備之間發生ESD時,會對電子設備產生不可逆的損壞。本文將為您解釋係統級 ESD 現象和器件級 ESD 現象之間的差異,並向您介紹一些提供 ESD 事件保護的係統級設計方法。
suizhejishudefazhan,yidongdianzishebeiyichengweiwomenshenghuohewenhuadezhongyaozuchengbufen。pingbandiannaohezhinengshoujichumojishudeyingyong,rangwomennenggouyuzhexieshebeijinxinggengduodehudong。tagouchengleyigewanzhengdejingdianfangdian (ESD) 危險環境,即人體皮膚對設備產生的靜電放電。例如,在使用消費類電子設備時,在用戶手指和平板電腦 USB 或者 HDMI 接口之間會發生 ESD,從而對平板電腦產生不可逆的損壞,例如:峰值待機電流或者永久性係統失效。本文將為您解釋係統級 ESD 現象和器件級 ESD 現象之間的差異,並向您介紹一些提供 ESD 事件保護的係統級設計方法。
係統級ESD保護與器件級ESD保護的對比
IC 的 ESD 損壞可發生在任何時候,從裝配到板級焊接,再到終端用戶人機互動。ESD 相關損壞最早可追溯到半導體發展之初,但在 20 世紀 70 年代微芯片和薄柵氧化 FET 應用於高集成 IC 以後,它才成為一個普遍的問題。所有 IC 都有一些嵌入式器件級 ESD 結構,用於在製造階段保護 IC 免受 ESD 事件的損壞。這些事件可由三個不同的器件級模型進行模擬:人體模型 (HBM)、機器模型 (MM) 和帶電器件模型 (CDM)。HBM 用於模擬用戶操作引起的 ESD 事件,MM 用於模擬自動操作引起的 ESD 事件,而 CDM 則模擬產品充電/放電所引起的 ESD 事件。這些模型都用於製造環境下的測試。在這種環境下,裝配、最終測試和板級焊接工作均在受控ESD 環境下完成,從而減小暴露器件所承受的 ESD 應力。在製造環境下,IC 一般僅能承受 2-kV HBM 的 ESD電擊,而最近出台的小型器件靜電規定更是低至 500V。
盡管在廠房受控 ESD 環境下器件級模型通常已足夠,但在係統級測試中它們卻差得很遠。在終端用戶環境下,電壓和電流的ESD電擊強度要高得多。因此,工業環境使用另一種方法進行係統級 ESD 測試,其由 IEC 61000-4-2標準定義。器件級 HBM、MM和CDM 測試的目的都是保證 IC 在製造過程中不受損壞;IEC 61000-4-2規定的係統級測試用於模擬現實世界中的終端用戶ESD事件。
IEC 規定了兩種係統級測試:接觸放電和非接觸放電。使用接觸放電方法時, 測試模擬器電極與受測器件(DUT) 保持接觸。非接觸放電時,模擬器的帶電電極靠近DUT,同 DUT 之間產生的火花促使放電。
表 1 列出了 IEC 61000-4-2 標準規定的每種方法的測試級別範圍。請注意,兩種方法的每種測試級別的放電強度並不相同。我們通常在4級(每種方法的最高官方標稱級別)以上對應力水平進行逐級測試,直到發生故障點為止。
表1 接觸放電和非接觸放電方法的測試電平

表2 器件級模型與IEC係統級模型比較

器件級模型和係統級模型有一些明顯的區別,表 2 列出了這些區別。表 2 中最後三個參數(電流、上升時間和電擊次數)需特別注意:
1、電流差對於 ESD 敏感型器件是否能夠承受一次 ESD 事件至關重要。由於強電流可引起結點損壞和柵氧化損壞,8-kVHBM 保護芯片(峰值電流5.33A)可能會因 2-kV IEC 模型電擊(峰值電流7.5A)而損壞。因此,係統設計人員不能把 HBM 額定值同 IEC 模型額定值混淆,這一點極為重要。
2、另一個差異存在於電壓尖峰上升時間。HBM 的規定上升時間為 25ns。IEC 模型脈衝上升時間小於 1ns,其在最初3ns 消耗掉大部分能量。如果 HBM 額定的器件需 25ns 來做出響應,則在其保護電路激活以前器件就已被損壞。
[page]
3、兩種模型在測試期間所用的電擊次數不同。HBM僅要求測試一次正電擊和一次負電擊,而 IEC 模型卻要求 10 次正電擊和 10 次負電擊。可能出現的情況是,器件能夠承受第一次電擊,但由於初次電擊帶來的損壞仍然存在,其會在後續電擊中失效。圖1 顯示了 CDM、HBM 和 IEC 模型的 ESD 波形舉例。很
明顯,相比所有器件級模型的脈衝,IEC 模型的脈衝攜帶了更多的能量。

TVS 如何保護係統免受 ESD 事件的損害
與 ESD 保護集成結構不同,IEC 61000-4-2 標準規定的模型通常會使用離散式獨立瞬態電壓抑製二極管,也即瞬態電壓抑製器 (TVS)。相比電源管理或者微控製器單元中集成的 ESD 保護結構,獨立 TVS 成本更低,並且可以靠近係統 I/O 連接器放置,如圖 2 所示。

立即沿這條通路接地。在單向 TVS 情況下,隻要 D2 和Z1 都不進入其擊穿區域,則電壓信號會在接地電壓以上擺動。當正ESD電擊擊中I/O線路時,D1變為正向偏置,而Z1 先於 D2 進入其擊穿區域;通過 D1 和 Z1 形成一條接地通路,從而讓 ESD 能量得到耗散。當發生負ESD 事件時,D2 變為正向偏置,ESD能量通過 D2接地通路得到耗散。由於 D1 和 D2 尺寸可以更小、寄生電容更少,單向二極管可用於許多高速應用;D1 和 D2 可以“隱藏”更大的齊納二極管 Z1(大尺寸的原因是處理擊穿區域更多的電流)。

係統級 ESD 保護的關鍵器件參數
圖 4 顯示了 TVS 二極管電流與電壓特性的對比情況。盡管 TVS 是一種簡單的結構,但是在係統級 ESD 保護設計過程中仍然需要注意幾個重要的參數。這些參數包括擊穿電壓 VBR、動態電阻 RDYN、鉗位電壓 VCL 和電容。

擊穿電壓
正確選擇 TVS 的第一步是研究擊穿電壓 (VBR)。例如,如果受保護 I/O 線路的最大工作電壓 VRWM 為 5V,則在達到該最大電壓以前 TVS 不應進入其擊穿區域。通常,TVS 產品說明書會包括具體漏電流的 VRWM,它讓我們能夠更加容易地選擇正確的TVS。否則,我們可以選擇一個 VBR(min) 大於受保護 I/O線路 VRWM 幾伏的 TVS。
動態電阻
ESD 是一種極速事件,也就是幾納秒的事情。在如此短的時間內,TVS 傳導接地通路不會立即建立起來,並且在通路中存在一定的電阻。這種電阻被稱作動態電阻(RDYN),如圖 5 所示。
鉗位電壓

由於ESD是一種極速瞬態事件,I/O路線的電壓不能立即得到鉗製。如圖6所示,根據IEC 61000-4-2標準,數千伏電壓被鉗製為數十伏。如方程式1所示,RDYN越小,鉗位性能也就越好:其中,IPP為ESD事件期間的峰值脈衝電流,而Iparasitic為通過TVS接地來自連接器的線路寄生電感。
方程式1:
把鉗位電壓波形下麵的區域想像成能量。鉗位性能越好,受保護ESD敏感型器件在ESD事件中受到損壞的機率也就越小。由於鉗位電壓很小,一些TVS可承受IEC模型的8kV接觸式放電,但是“受保護”器件卻被損壞了。
電容
在正常工作狀態下,TVS為一個開路,並具有寄生電容分流接地。設計人員應在信號鏈帶寬預算中考慮到這種電容。
結論
由於 IC 工藝技術節點變得越來越小,它也越來越容易受到 ESD 損壞的影響,不管是在製造過程還是在終端用戶使用環境下。器件級ESD 保護並不足以在係統層麵為 IC 提供保護。我們應在係統級設計中使用獨立 TVS。在選擇某個 TVS 時,設計人員應注意一些重要參數,例如:VBR、RDYN、VCL 和電容等。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 菲尼克斯電氣DIP產線獲授“IPC HERMES Demo Line”示範線
- 貿澤電子新品推薦:2026年第一季度引入超過9,000個新物料
- PROFINET牽手RS232:網關為RFID裝上“同聲傳譯”舊設備秒變智能
- 跨域無界 智馭未來——聯合電子北京車展之智能網聯篇
- 為AI尋找存儲新方案
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
斷路器型號
多層PCB
多諧振蕩器
扼流線圈
耳機
二極管
二極管符號
發光二極管
防靜電產品
防雷
防水連接器
仿真工具
放大器
分立器件
分頻器
風力渦輪機
風能
風扇
風速風向儀
風揚高科
輔助駕駛係統
輔助設備
負荷開關
複用器
伽利略定位
幹電池
幹簧繼電器
感應開關
高頻電感
高通


