電路設計中減小電路板上串擾的設計原則
發布時間:2017-05-23 責任編輯:susan
【導讀】隨sui著zhe電dian路lu板ban上shang走zou線xian密mi度du越yue來lai越yue高gao,信xin號hao串chuan擾rao總zong是shi一yi個ge難nan以yi忽hu略lve的de問wen題ti。因yin為wei不bu僅jin僅jin會hui影ying響xiang電dian路lu的de正zheng常chang工gong作zuo,還hai會hui增zeng加jia電dian路lu板ban上shang的de電dian磁ci幹gan擾rao。
在電路板上的一些高頻信號會串擾到MCU電路或者MCU的I/O接(jie)口(kou)電(dian)路(lu),形(xing)成(cheng)共(gong)模(mo)電(dian)壓(ya),眾(zhong)所(suo)周(zhou)知(zhi),共(gong)模(mo)電(dian)壓(ya)在(zai)電(dian)路(lu)設(she)計(ji)時(shi)是(shi)最(zui)讓(rang)人(ren)討(tao)厭(yan)的(de)玩(wan)意(yi)兒(er),因(yin)此(ci),設(she)計(ji)電(dian)路(lu)板(ban)時(shi)要(yao)避(bi)免(mian)各(ge)種(zhong)可(ke)能(neng)造(zao)成(cheng)電(dian)路(lu)工(gong)作(zuo)不(bu)正(zheng)常(chang)的(de)共(gong)模(mo)電(dian)壓(ya)的(de)串(chuan)擾(rao)。

減小電路板上串擾的設計原則簡單歸類
1,通過合理布局使各個元器件之間的連線盡量短。
2,由於串擾程度和施加幹擾信號的頻率成正比,因此要使高頻信號線遠離敏感信號線。
3,施加幹擾信號線與受到幹擾信號線不僅要遠離,最好要用地線隔離,並且避免相互平行走線。
4,在多層PCB板中,施加幹擾信號線與受到幹擾信號線或敏感信號走線要用地線隔離或相隔地層。
5,在多層PCB板中,施加幹擾信號線與受到幹擾信號線分別在地線或地層的相對兩麵,也就是隔層。
6,盡量使用輸入阻抗較低的敏感電路,必要時可以使用旁路電容降低敏感電路的輸入阻抗。
最後注意的是,在布線時,地線對於抑製信號串擾的作用是非常明顯的,在幹擾線和受幹擾線直接布地線,可以將串擾降低10db左右。
著名的3W布線規則
在抑製電路板走線信號串擾方麵,有一個非常有名的3W布線規則(其中W就是布線寬度),它的內容是:對於寬度是3W的信號線,如果其他走線的中心和它的中心之間的距離大於3W,就能避免信號之間的串擾。如下圖所示。

根據這個規則,3W範圍內包含了信號電流產生的75%的磁通量,隻要相鄰的導線在這個範圍之外,信號之間的串擾就不會很嚴重,值得注意的是,信號電流產生的磁通量的98%包含在10W範圍內。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 大聯大世平集團首度亮相北京國際汽車展 攜手全球芯片夥伴打造智能車整合應用新典範
- 2026北京車展即將啟幕,高通攜手汽車生態“朋友圈”推動智能化體驗再升級
- 邊緣重構智慧城市:FPGA SoM 如何破解視頻係統 “重而慢”
- 如何使用工業級串行數字輸入來設計具有並行接口的數字輸入模塊
- 意法半導體將舉辦投資者會議探討低地球軌道(LEO)發展機遇
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
SATA連接器
SD連接器
SII
SIM卡連接器
SMT設備
SMU
SOC
SPANSION
SRAM
SSD
ST
ST-ERICSSON
Sunlord
SynQor
s端子線
Taiyo Yuden
TDK-EPC
TD-SCDMA功放
TD-SCDMA基帶
TE
Tektronix
Thunderbolt
TI
TOREX
TTI
TVS
UPS電源
USB3.0
USB 3.0主控芯片
USB傳輸速度


