圖像存儲、壓縮與回放通通實現:超強寬幅圖像處理係統設計方案
發布時間:2015-09-02 責任編輯:susan
【導讀】此方案主要由兩個部分組成:編bian碼ma板ban和he解jie碼ma板ban的de開kai發fa以yi及ji調tiao試shi。目mu前qian,編bian碼ma板ban與yu解jie碼ma板ban可ke協xie同tong工gong作zuo。編bian碼ma板ban的de作zuo用yong是shi完wan成cheng拍pai攝she數shu據ju的de無wu損sun存cun儲chu和he實shi時shi壓ya縮suo,而er解jie碼ma板ban是shi完wan成cheng壓ya縮suo數shu據ju的de實shi時shi解jie碼ma和hePC回放。
方案名稱:寬幅圖像存儲、壓縮與回放係統的研製與開發。

關鍵技術及創新點:
本項目關鍵技術之一是高速大容量存儲通道的設計,該設計摒棄了當前廣泛采用的由操作係統控製硬盤進行存儲的模式,轉而采用FPGA在硬件底層上直接對硬盤進行控製,同時輔以SDRAMzuoweidaronglianggaosushujuhuancun,jidaditigaoleyingpandecunchusulv。benxitongshejidelingyiliangdian,jicaiyongshujuchuanshuyushujuyasuobingxinggongzuodefangshi,shixianyasuomaliuchuanshushijiandefuyong,jidatigaolexitongxiaolv。zaigaifangshixia,shujufasongrenwuyouFPGA實現,縮短了DSP在數據發送任務上的時間開銷,做到了圖像壓縮和數據傳送的並行操作,對相機拍攝間隔時間的縮短起到了主要的作用。
技術成熟性和可靠性:
在zai硬ying件jian設she計ji上shang,本ben項xiang目mu在zai設she計ji之zhi初chu便bian考kao慮lv了le係xi統tong可ke靠kao性xing問wen題ti,對dui編bian碼ma板ban和he解jie碼ma板ban采cai用yong鏡jing像xiang設she計ji方fang法fa,使shi得de係xi統tong調tiao試shi更geng為wei簡jian便bian,同tong時shi也ye增zeng強qiang了le係xi統tong的de可ke靠kao性xing。在zai軟ruan件jian設she計ji上shang,以yiFIFO為基礎的接口同步方案以及乒乓操作等數據緩存技術的使用,提高了軟件在數據處理方麵的可靠性。同時,基於FPGA的SDRAM、ATA外圍存儲設備控製在本小組所在實驗室已是成熟技術。我們對係統連續進行200次拍照存儲壓縮試驗,所測數據完全正確,這從一個側麵驗證了係統的可靠性。
方案基本功能框圖及描述:
1.數據存儲、壓縮和傳輸部分
① 數據存儲
寬幅圖像數據量龐大,單幅圖像約20MB,數據存儲介質采用ATA接口標準的固態硬盤。現行ATA接口標準在PIO模式下的存儲速率理論值為16.7MB/s,而CCD提供的數字接口速率約為25MHz,因此,係統采用SDRAM作為圖像緩存。在硬件結構上,SDRAM和硬盤均由FPGA控製,該模塊實現了一條完整的高速大容量存儲通道,可在2秒內完成單幅原始圖像數據的存儲。
② 數據壓縮
由於數據傳輸采用RS422接口,傳輸速率有限,不能直接將原始數據進行傳輸,因此需要進行圖像壓縮。係統采用專用JPEG2000壓縮芯片ADV202,在DSP控製下讀取硬盤數據,對圖像進行分塊壓縮。
③ 數據傳輸
數據傳輸采用RS422接口,傳輸速率2Mb/s,在圖像壓縮比10:1的情況下,單幅圖像壓縮碼流傳輸時間約8s。本係統采用數據傳輸與數據壓縮並行工作的方式,實現壓縮碼流傳輸時間的複用,極大提高了係統效率。在該方式下,DSP操做ADV202對圖像進行分塊壓縮,並將當前分割圖像壓縮數據快速傳達SRAM,隨後,FPGA操作SRAM從中讀出數據,並按RS422接口標準發送。事實上,在FPGA進行數據傳輸的同時,DSP已經開始下一分割圖像的壓縮。這其實是資源與速度互換原則的體現。
2.圖像回放部分
① 數據接收
數據接收主要由FPGA控製完成,有兩大任務,一是將有效數據從傳輸幀結構中提取出來,二是將壓縮圖像數據和係統參數數據分離。實現時,FPGA控製兩片SRAM乒乓操作實現壓縮數據的接收,其中每片SRAM負責存放一幅完整的圖像壓縮數據,保證輸入數據流和輸出數據流連續不斷,使得數據接收更加高效、穩定。
② 數據解壓
數據解壓部分整體上同數據壓縮部分成鏡像關係,采用專用的JPEG2000壓縮芯片ADV202,在DSP的控製下讀取存儲在SRAM中的壓縮圖像數據,對圖像進行分塊解壓。
③ 數據回放
數據回放部分主要通過PCI接口將圖像解壓數據和係統參數傳至PC進行顯示。PCI接口由PCI9054實現,在PCI局部總線端采用Scatter/Gather DMA模式接收數據。PCI DMA傳輸時序和DSP並不兼容,因此,同步數據接口采用FIFO存取方法,通過FPGA實現從DSP到PCI數據接收端口的時序轉化。
以FPGA為樞紐的硬件平台開發需要FPGA具有豐富的IO引腳和足夠的邏輯資源。本項目在Spartan3係列的FPGA下進行開發,開發軟件包括ISE8.2,ChipScope以及ModelSim等。
小編推薦閱讀:
我愛快包——電子工程師的外快錢包
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 大聯大世平集團首度亮相北京國際汽車展 攜手全球芯片夥伴打造智能車整合應用新典範
- 2026北京車展即將啟幕,高通攜手汽車生態“朋友圈”推動智能化體驗再升級
- 邊緣重構智慧城市:FPGA SoM 如何破解視頻係統 “重而慢”
- 如何使用工業級串行數字輸入來設計具有並行接口的數字輸入模塊
- 意法半導體將舉辦投資者會議探討低地球軌道(LEO)發展機遇
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
SATA連接器
SD連接器
SII
SIM卡連接器
SMT設備
SMU
SOC
SPANSION
SRAM
SSD
ST
ST-ERICSSON
Sunlord
SynQor
s端子線
Taiyo Yuden
TDK-EPC
TD-SCDMA功放
TD-SCDMA基帶
TE
Tektronix
Thunderbolt
TI
TOREX
TTI
TVS
UPS電源
USB3.0
USB 3.0主控芯片
USB傳輸速度



