UPS的電磁兼容設計解決方案
發布時間:2011-11-02
中心議題:
UPS不間斷電源電磁兼容的問題必須在產品的開發階段解決。針對UPS的產品特點,UPS的電磁兼容主要包含以下幾個部分:電源的輸入、輸出傳導幹擾;電源的輻射騷擾;UPS的抗幹擾特性。下麵逐項闡述達到相關標準要求的設計方法。
1 輸入、輸出傳導幹擾的抑製
針對傳導騷擾,可以從三個方麵來考慮:幹擾源、傳導途徑和直接的騷擾抑製。
1.1 幹擾源的消除和降低:
在UPS中有整流的AC/DC變換,有SPWM逆變的DC/AC逆變器,有PFC的高頻變換電路,有DC/DC變換的回路,這些都是UPS內重要的騷擾源,尤其是其中的變壓器、電感、高頻電流回路,因此,合理地設計相應變壓器和電感的參數、加工工藝和在整機中的布局將可能大幅度降低它們的騷擾強度,合理地設高頻電流的PCB、布線也可以改善UPS的騷擾;對於功率變換器中的驅動電路,可以在不影響效率和內阻的情況下加大驅動電阻,增加開關電源的上升、下降沿時間,從而減少電壓、電流的高頻諧波含量。
1.2 傳導途徑的抑製:
由於所有的傳導幹擾隻有通過適當的空間和導體途徑才可能作用到UPS的輸入、輸出電源端子,因此,盡量減少傳遞的途徑也是減低UPS 不間斷電源騷擾的有效方法。例如,將所有的幹擾源安裝在離輸入、輸出端子較遠的位置,輸入、輸出的電源線不從幹擾源附近走線,在幹擾源的進出位置加強抑製處理,通過屏蔽手段將幹擾源和其它部分進行空間隔離,電源的輸入、輸出等分別在整機的相對較遠位置等。
1.3 直接的騷擾抑製:
對於采用上述方法後仍然無法符合標準要求的情況,直接在輸入、輸出回路采用相應的EMI濾波器件,如電感、高頻電容、專用濾波器等將可以再次有效壓低UPS整機對外的傳導幹擾,實踐表明,隻要適當加大濾波器的相關參數和衰減的DB值,一般都可以將UPS的傳導騷擾壓低到標準的限值以內。當然,濾波器的安裝必須越靠近輸入、輸shu出chu電dian源yuan端duan子zi越yue好hao,因yin為wei即ji使shi是shi多duo幾ji厘li米mi長chang的de接jie線xian也ye會hui增zeng大da幹gan擾rao,插cha座zuo式shi的de濾lv波bo器qi將jiang是shi最zui為wei理li想xiang的de選xuan擇ze。另ling外wai,在zai濾lv波bo器qi中zhong的de電dian容rong或huo外wai加jia的deEMI濾波電容最好是無感的,以增強濾波效果。
2 整機輻射幹擾的抑製
對於UPS的輻射幹擾,主要有兩種方法:輻射源的強度抑製和輻射途徑的處理。
2.1 輻射源的抑製:
在UPS中,輻射源的輻射強度抑製方法基本同傳導的處理相同,因為幹擾源本身即有傳導騷擾又有輻射騷擾;另外,對於輻射騷擾,對輻射源采取適當的屏蔽措施將可十分有效地降低輻射幹擾的電平和能量。
2.2 輻射途徑的處理:
整機外殼的等電位設計:根據電磁場原理,一個接地良好理想密閉的金屬六麵殼體的內外電磁場不存在相互幹擾,因此UPS的外殼一般應作成金屬的,且各個麵之間應良好連接,保證為一個等電勢體,這樣即可十分有效減弱UPS對外的輻射幹擾。一般對於電磁兼容要求嚴格的場合,UPS的殼體不宜采用塑料製作。
2.3 進出UPS殼體連線的處理:
由於UPS必須有輸入、輸出電源端子、電池擴展端子等連線進出UPS的(de)外(wai)殼(ke),因(yin)此(ci)這(zhe)些(xie)線(xian)的(de)防(fang)騷(sao)擾(rao)處(chu)理(li)將(jiang)十(shi)分(fen)重(zhong)要(yao),直(zhi)接(jie)影(ying)響(xiang)到(dao)測(ce)試(shi)的(de)結(jie)果(guo)能(neng)否(fou)符(fu)合(he)標(biao)準(zhun)要(yao)求(qiu)。一(yi)般(ban)在(zai)這(zhe)些(xie)線(xian)上(shang)適(shi)當(dang)地(di)加(jia)些(xie)高(gao)頻(pin)磁(ci)環(huan)和(he)高(gao)頻(pin)電(dian)容(rong)就(jiu)會(hui)有(you)很(hen)好(hao)的(de)效(xiao)果(guo)。
3 UPS的抗幹擾設計
UPS的抗幹擾主要體現在控製電路的抗擾性,從電路的性質可分為模擬電路的抗幹擾和數字電路的抗幹擾兩個方麵。良好的抗擾性是保證 UPS正常運行的條件,因此,在UPS的控製回路的設計初期就必須將控製電路的抗擾性考慮進去,否則,遇到外界騷擾時整套的控製方案將可能全部推翻。
3.1 模擬電路的抗幹擾:
對於開環的模擬控製,一般針對可能出現幹擾的部位適當加入一定的RC電路將騷擾消除;對於閉環的模擬控製,除了采用RC外,還必須對閉環的放大倍數的頻率特性進行適當的調整,確保幹擾信號加入時不會對環路產生惡果。
對於功率部分的電路,減短所有的連線、加入假負載、減小功率驅動的回路等都可以有效增強功率電路的抗幹擾能力。
3.2 數字電路的抗幹擾:
對於數字控製電路,其抗擾性對UPS的可靠性十分重要,因為目前幾乎所有的UPS控製都有采用到數字控製的單片機,抗擾性差的係統將可能導致UPS的停機或損壞。
數字電路電源的有效濾波是數字電路不受幹擾的基本保證;所有的I/O口應有適當的RC處理;控製電路應盡量遠離功率部分;適當的電磁屏蔽措施;良好的PCB布局設計等都可以有效避免數字係統受到外界幹擾。
- UPS輸入、輸出傳導幹擾的抑製
- UPS整機輻射幹擾的抑製
- UPS的抗幹擾設計
UPS不間斷電源電磁兼容的問題必須在產品的開發階段解決。針對UPS的產品特點,UPS的電磁兼容主要包含以下幾個部分:電源的輸入、輸出傳導幹擾;電源的輻射騷擾;UPS的抗幹擾特性。下麵逐項闡述達到相關標準要求的設計方法。
1 輸入、輸出傳導幹擾的抑製
針對傳導騷擾,可以從三個方麵來考慮:幹擾源、傳導途徑和直接的騷擾抑製。
1.1 幹擾源的消除和降低:
在UPS中有整流的AC/DC變換,有SPWM逆變的DC/AC逆變器,有PFC的高頻變換電路,有DC/DC變換的回路,這些都是UPS內重要的騷擾源,尤其是其中的變壓器、電感、高頻電流回路,因此,合理地設計相應變壓器和電感的參數、加工工藝和在整機中的布局將可能大幅度降低它們的騷擾強度,合理地設高頻電流的PCB、布線也可以改善UPS的騷擾;對於功率變換器中的驅動電路,可以在不影響效率和內阻的情況下加大驅動電阻,增加開關電源的上升、下降沿時間,從而減少電壓、電流的高頻諧波含量。
1.2 傳導途徑的抑製:
由於所有的傳導幹擾隻有通過適當的空間和導體途徑才可能作用到UPS的輸入、輸出電源端子,因此,盡量減少傳遞的途徑也是減低UPS 不間斷電源騷擾的有效方法。例如,將所有的幹擾源安裝在離輸入、輸出端子較遠的位置,輸入、輸出的電源線不從幹擾源附近走線,在幹擾源的進出位置加強抑製處理,通過屏蔽手段將幹擾源和其它部分進行空間隔離,電源的輸入、輸出等分別在整機的相對較遠位置等。
1.3 直接的騷擾抑製:
對於采用上述方法後仍然無法符合標準要求的情況,直接在輸入、輸出回路采用相應的EMI濾波器件,如電感、高頻電容、專用濾波器等將可以再次有效壓低UPS整機對外的傳導幹擾,實踐表明,隻要適當加大濾波器的相關參數和衰減的DB值,一般都可以將UPS的傳導騷擾壓低到標準的限值以內。當然,濾波器的安裝必須越靠近輸入、輸shu出chu電dian源yuan端duan子zi越yue好hao,因yin為wei即ji使shi是shi多duo幾ji厘li米mi長chang的de接jie線xian也ye會hui增zeng大da幹gan擾rao,插cha座zuo式shi的de濾lv波bo器qi將jiang是shi最zui為wei理li想xiang的de選xuan擇ze。另ling外wai,在zai濾lv波bo器qi中zhong的de電dian容rong或huo外wai加jia的deEMI濾波電容最好是無感的,以增強濾波效果。
2 整機輻射幹擾的抑製
對於UPS的輻射幹擾,主要有兩種方法:輻射源的強度抑製和輻射途徑的處理。
2.1 輻射源的抑製:
在UPS中,輻射源的輻射強度抑製方法基本同傳導的處理相同,因為幹擾源本身即有傳導騷擾又有輻射騷擾;另外,對於輻射騷擾,對輻射源采取適當的屏蔽措施將可十分有效地降低輻射幹擾的電平和能量。
2.2 輻射途徑的處理:
整機外殼的等電位設計:根據電磁場原理,一個接地良好理想密閉的金屬六麵殼體的內外電磁場不存在相互幹擾,因此UPS的外殼一般應作成金屬的,且各個麵之間應良好連接,保證為一個等電勢體,這樣即可十分有效減弱UPS對外的輻射幹擾。一般對於電磁兼容要求嚴格的場合,UPS的殼體不宜采用塑料製作。
2.3 進出UPS殼體連線的處理:
由於UPS必須有輸入、輸出電源端子、電池擴展端子等連線進出UPS的(de)外(wai)殼(ke),因(yin)此(ci)這(zhe)些(xie)線(xian)的(de)防(fang)騷(sao)擾(rao)處(chu)理(li)將(jiang)十(shi)分(fen)重(zhong)要(yao),直(zhi)接(jie)影(ying)響(xiang)到(dao)測(ce)試(shi)的(de)結(jie)果(guo)能(neng)否(fou)符(fu)合(he)標(biao)準(zhun)要(yao)求(qiu)。一(yi)般(ban)在(zai)這(zhe)些(xie)線(xian)上(shang)適(shi)當(dang)地(di)加(jia)些(xie)高(gao)頻(pin)磁(ci)環(huan)和(he)高(gao)頻(pin)電(dian)容(rong)就(jiu)會(hui)有(you)很(hen)好(hao)的(de)效(xiao)果(guo)。
3 UPS的抗幹擾設計
UPS的抗幹擾主要體現在控製電路的抗擾性,從電路的性質可分為模擬電路的抗幹擾和數字電路的抗幹擾兩個方麵。良好的抗擾性是保證 UPS正常運行的條件,因此,在UPS的控製回路的設計初期就必須將控製電路的抗擾性考慮進去,否則,遇到外界騷擾時整套的控製方案將可能全部推翻。
3.1 模擬電路的抗幹擾:
對於開環的模擬控製,一般針對可能出現幹擾的部位適當加入一定的RC電路將騷擾消除;對於閉環的模擬控製,除了采用RC外,還必須對閉環的放大倍數的頻率特性進行適當的調整,確保幹擾信號加入時不會對環路產生惡果。
對於功率部分的電路,減短所有的連線、加入假負載、減小功率驅動的回路等都可以有效增強功率電路的抗幹擾能力。
3.2 數字電路的抗幹擾:
對於數字控製電路,其抗擾性對UPS的可靠性十分重要,因為目前幾乎所有的UPS控製都有采用到數字控製的單片機,抗擾性差的係統將可能導致UPS的停機或損壞。
數字電路電源的有效濾波是數字電路不受幹擾的基本保證;所有的I/O口應有適當的RC處理;控製電路應盡量遠離功率部分;適當的電磁屏蔽措施;良好的PCB布局設計等都可以有效避免數字係統受到外界幹擾。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 矽典微ONELAB開發係列:為毫米波算法開發者打造的全棧工具鏈
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
Future
GFIVE
GPS
GPU
Harting
HDMI
HDMI連接器
HD監控
HID燈
I/O處理器
IC
IC插座
IDT
IGBT
in-cell
Intersil
IP監控
iWatt
Keithley
Kemet
Knowles
Lattice
LCD
LCD模組
LCR測試儀
lc振蕩器
Lecroy
LED
LED保護元件
LED背光




