PCB專家專場——DDX係列之derating
發布時間:2015-07-21 來源:王萍 一博科技 責任編輯:sherry
【導讀】時序一直都是相對複雜的,而DDR2和DDR3時序設計時還有個叫derating的東西,暈!什麼是derating呢?簡而言之就是對建立保持時間基準值的修正。
以DDR3信號為例,在JEDEC規範中規定了一個建立保持時間的基準值(圖1),還有就是derating值(圖2),兩者之和就是所需的建立保持時間。

由圖2表格中可以看到derating的取值是與data,strobe的slew rate有關,還和判斷門限有關的。這個怎麼理解呢?

如圖3,建立時間等於TDS-ref(在ref處的建立時間)減去Trise(Vref到VIH AC的時間)。規範中的基準值是預減去了這個Trise的,這個預減去的值是特定slew rate為1V/ns時的值,若判斷門限是AC175,則預減去175ps。請再看圖2,當slew rate等於1V/ns時,derating為0,不需要調整;當slew rate大於1V/ns(更快)時,從Vref到Vih(ac)所需的時間就少,預減多了,要補回來,所以取值為正;當slew rate小於1V/ns(更慢)時就預減少了,所以取值為負。從圖2中的取值關係推導出取值公式為Derating @AC175 = 175ps - 175mV/SR,大家可以代入計算一下試試。如果判斷門限是AC150或其他都可以套用。而保持時間是DC門限,其公式為Derating @DC100 = 100ps - 100mV/SR。
下圖是1600Mbps的DDR3信號,判斷門限AC150,跑出來的波形一量5V/ns。JEDEC的derating表最大到2v/ns,咋辦?

簡單,可以用上麵的公式計算出derating值,但上述公式隻適用於>1v/ns的情況。然後和基準值相加得到總的建立保持時間,如下表,總共所需的建立保持時間的總和是255ps。這樣就可以準確的估算時序裕量了。

當我們的上升沿,下降沿單調性差時,我們該如何確定slew rate呢?JEDEC規範中定義了normal slew rate和tangent slew rate,如圖5,圖6。

問題來了:到底是選normal slew rate還是tangent slew rate,為什麼?
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 邊緣AI的發展為更智能、更可持續的技術鋪平道路
- 每台智能體PC,都是AI時代的新入口
- IAR作為Qt Group獨立BU攜兩項重磅汽車電子應用開發方案首秀北京車展
- 構建具有網絡彈性的嵌入式係統:來自行業領袖的洞見
- 數字化的線性穩壓器
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索






