數字電路的電磁幹擾設計
發布時間:2013-03-23 責任編輯:Lynnjiao
【導讀】在(zai)電(dian)子(zi)係(xi)統(tong)設(she)計(ji)中(zhong),為(wei)了(le)少(shao)走(zou)彎(wan)路(lu)和(he)節(jie)省(sheng)時(shi)間(jian),應(ying)充(chong)分(fen)考(kao)慮(lv)並(bing)滿(man)足(zu)抗(kang)幹(gan)擾(rao)性(xing)的(de)要(yao)求(qiu),避(bi)免(mian)在(zai)設(she)計(ji)完(wan)成(cheng)後(hou)再(zai)去(qu)進(jin)行(xing)抗(kang)幹(gan)擾(rao)的(de)補(bu)救(jiu)措(cuo)施(shi)。本(ben)文(wen)將(jiang)向(xiang)讀(du)者(zhe)介(jie)紹(shao)數(shu)字(zi)電(dian)路(lu)的(de)電(dian)磁(ci)幹(gan)擾(rao)設(she)計(ji)。
形成幹擾的基本要素有三個:
(1)幹擾源,指產生幹擾的元件、設備或信號,用數學語言描述如下:du/dt, di/dt大的地方就是幹擾源。如:雷電、繼電器、可控矽、電機、高頻時鍾等都可 能成為幹擾源。
(2)傳播路徑,指幹擾從幹擾源傳播到敏感器件的通路或媒介。典型的幹擾傳 播路徑是通過導線的傳導和空間的輻射。
(3)敏感器件,指容易被幹擾的對象。如:A/D、D/A變換器,單片機,數字IC, 弱信號放大器等。
抗幹擾設計的基本原則是:抑製幹擾源,切斷幹擾傳播路徑,提高敏感器件的抗幹擾性能。
抑製幹擾源
抑製幹擾源就是盡可能的減小幹擾源的du/dt,di/dt。這是抗幹擾設計中最優 先考慮和最重要的原則,常常會起到事半功倍的效果。 減小幹擾源的du/dt主要是通過在幹擾源兩端並聯電容來實現。減小幹擾源的 di/dt則是在幹擾源回路串聯電感或電阻以及增加續流二極管來實現。

圖題:數字電路
抑製幹擾源的常用措施如下:
(1)繼電器線圈增加續流二極管,消除斷開線圈時產生的反電動勢幹擾。僅加 續流二極管會使繼電器的斷開時間滯後,增加穩壓二極管後繼電器在單位時間內可 動作更多的次數。
(2)在繼電器接點兩端並接火花抑製電路(一般是RC串聯電路,電阻一般選幾K 到幾十K,電容選0.01uF),減小電火花影響。
(3)給電機加濾波電路,注意電容、電感引線要盡量短。
(4)電路板上每個IC要並接一個0.01μF~0.1μF高頻電容,以減小IC對電源的 影響。注意高頻電容的布線,連線應靠近電源端並盡量粗短,否則,等於增大了電容的等效串聯電阻,會影響濾波效果。
(5)布線時避免90度折線,減少高頻噪聲發射。
(6)可控矽兩端並接RC抑製電路,減小可控矽產生的噪聲(這個噪聲嚴重時可能 會把可控矽擊穿的)。
按幹擾的傳播路徑可分為傳導幹擾和輻射幹擾兩類。
所(suo)謂(wei)傳(chuan)導(dao)幹(gan)擾(rao)是(shi)指(zhi)通(tong)過(guo)導(dao)線(xian)傳(chuan)播(bo)到(dao)敏(min)感(gan)器(qi)件(jian)的(de)幹(gan)擾(rao)。高(gao)頻(pin)幹(gan)擾(rao)噪(zao)聲(sheng)和(he)有(you)用(yong)信(xin)號(hao)的(de)頻(pin)帶(dai)不(bu)同(tong),可(ke)以(yi)通(tong)過(guo)在(zai)導(dao)線(xian)上(shang)增(zeng)加(jia)濾(lv)波(bo)器(qi)的(de)方(fang)法(fa)切(qie)斷(duan)高(gao)頻(pin)幹(gan)擾(rao) 噪zao聲sheng的de傳chuan播bo,有you時shi也ye可ke加jia隔ge離li光guang耦ou來lai解jie決jue。電dian源yuan噪zao聲sheng的de危wei害hai最zui大da,要yao特te別bie注zhu意yi處chu理li。所suo謂wei輻fu射she幹gan擾rao是shi指zhi通tong過guo空kong間jian輻fu射she傳chuan播bo到dao敏min感gan器qi件jian的de幹gan擾rao。一yi般ban的de解jie決jue方fang法fa是shi增zeng加jia幹gan擾rao源yuan與yu敏min感gan器qi件jian的de距ju離li,用yong地di線xian把ba它ta們men隔ge離li和he在zai敏min感gan器qi件jian上shang加jia蔽bi罩zhao。
切斷幹擾傳播路徑的常用措施如下:
(1)充分考慮電源對單片機的影響。電源做得好,整個電路的抗幹擾就 解決了一大半。許多單片機對電源噪聲很敏感,要給單片機電源加濾波電路 或穩壓器,以減小電源噪聲對單片機的幹擾。比如,可以利用磁珠和電容 組成π形濾波電路,當然條件要求不高時也可用100Ω電阻代替磁珠。
(2)如果單片機的I/O口用來控製電機等噪聲器件,在I/O口與噪聲源之 間應加隔離(增加π形濾波電路)。 控製電機等噪聲器件,在I/O口與噪聲源之 間應加隔離(增加π形濾波電路)。
(3)注意晶振布線。晶振與單片機引腳盡量靠近,用地線把時鍾區隔離 起來,晶振外殼接地並固定。此措施可解決許多疑難問題。
(4)電路板合理分區,如強、弱信號,數字、模擬信號。盡可能把幹擾源(如電機,繼電器)與敏感元件(如單片機)遠離。
(5)用地線把數字區與模擬區隔離,數字地與模擬地要分離,最後在一 點接於電源地。A/D、D/A芯片布線也以此為原則,廠家分配A/D、D/A芯片 引腳排列時已考慮此要求。
(6)單片機和大功率器件的地線要單獨接地,以減小相互幹擾。 大功率 器件盡可能放在電路板邊緣。
(7)在單片機I/O口,電源線,電路板連接線等關鍵地方使用抗幹擾元件 如磁珠、磁環、電源濾波器,屏蔽罩,可顯著提高電路的抗幹擾性能。
提高敏感器件的抗幹擾性能
提高敏感器件的抗幹擾性能是指從敏感器件這邊考慮盡量減少對幹擾噪聲 的拾取,以及從不正常狀態盡快恢複的方法。
提高敏感器件抗幹擾性能的常用措施如下:
(1)布線時盡量減少回路環的麵積,以降低感應噪聲。
(2)布線時,電源線和地線要盡量粗。除減小壓降外,更重要的是降低耦 合噪聲。
(3)對於單片機閑置的I/O口,不要懸空,要接地或接電源。其它IC的閑置 端在不改變係統邏輯的情況下接地或接電源。
(4)對單片機使用電源監控及看門狗電路,如:IMP809,IMP706,IMP813, X25043,X25045等,可大幅度提高整個電路的抗幹擾性能。
(5)在速度能滿足要求的前提下,盡量降低單片機的晶振和選用低速數字 電路。
(6)IC器件盡量直接焊在電路板上,少用IC座。
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 大聯大世平集團首度亮相北京國際汽車展 攜手全球芯片夥伴打造智能車整合應用新典範
- 2026北京車展即將啟幕,高通攜手汽車生態“朋友圈”推動智能化體驗再升級
- 邊緣重構智慧城市:FPGA SoM 如何破解視頻係統 “重而慢”
- 如何使用工業級串行數字輸入來設計具有並行接口的數字輸入模塊
- 意法半導體將舉辦投資者會議探討低地球軌道(LEO)發展機遇
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall


