ESD - 設計PCB時的抗靜電放電方法
發布時間:2017-01-30 責任編輯:cicyxu
來自人體、環境甚至電子設備內部的靜電對於精密的半導體芯片會造成各種損傷,例如穿透元器件內部薄的絕緣層;損毀MOSFET和CMOS元器件的柵極;CMOS器件中的觸發器鎖死;短路反偏的PN結;短路正向偏置的PN結;熔化有源器件內部的焊接線或鋁線。為了消除靜電釋放(ESD)對電子設備的幹擾和破壞,需要采取多種技術手段進行防範。
在PCB板的設計當中,可以通過分層、恰當的布局布線和安裝實現PCB的抗ESD設計。在設計過程中,通過預測可以將絕大多數設計修改僅限於增減元器件。通過調整PCB布局布線,能夠很好地防範ESD.以下是一些常見的防範措施。
盡可能使用多層PCB,相對於雙麵PCB而言,地平麵和電源平麵,以及排列緊密的信號線-地線間距能夠減小共模阻抗和感性耦合,使之達到雙麵PCB的 1/10到1/100.盡量地將每一個信號層都緊靠一個電源層或地線層。對於頂層和底層表麵都有元器件、具有很短連接線以及許多填充地的高密度PCB,可以考慮使用內層線。
對於雙麵PCB來(lai)說(shuo),要(yao)采(cai)用(yong)緊(jin)密(mi)交(jiao)織(zhi)的(de)電(dian)源(yuan)和(he)地(di)柵(zha)格(ge)。電(dian)源(yuan)線(xian)緊(jin)靠(kao)地(di)線(xian),在(zai)垂(chui)直(zhi)和(he)水(shui)平(ping)線(xian)或(huo)填(tian)充(chong)區(qu)之(zhi)間(jian),要(yao)盡(jin)可(ke)能(neng)多(duo)地(di)連(lian)接(jie)。一(yi)麵(mian)的(de)柵(zha)格(ge)尺(chi)寸(cun)小(xiao)於(yu)等(deng)於(yu)60mm,如果可能,柵格尺寸應小於13mm.確保每一個電路盡可能緊湊。
盡可能將所有連接器都放在一邊。
如果可能,將電源線從卡的中央引入,並遠離容易直接遭受ESD影響的區域。
在引向機箱外的連接器(容易直接被ESD擊中)下方的所有PCB層上,要放置寬的機箱地或者多邊形填充地,並每隔大約13mm的距離用過孔將它們連接在一起。
在卡的邊緣上放置安裝孔,安裝孔周圍用無阻焊劑的頂層和底層焊盤連接到機箱地上。
PCB裝配時,不要在頂層或者底層的焊盤上塗覆任何焊料。使用具有內嵌墊圈的螺釘來實現PCB與金屬機箱/屏蔽層或接地麵上支架的緊密接觸。
在每一層的機箱地和電路地之間,要設置相同的“隔離區”;如果可能,保持間隔距離為0.64mm.在卡的頂層和底層靠近安裝孔的位置,每隔100mm沿機箱地線將機箱地和電路地用1.27mm寬(kuan)的(de)線(xian)連(lian)接(jie)在(zai)一(yi)起(qi)。與(yu)這(zhe)些(xie)連(lian)接(jie)點(dian)的(de)相(xiang)鄰(lin)處(chu),在(zai)機(ji)箱(xiang)地(di)和(he)電(dian)路(lu)地(di)之(zhi)間(jian)放(fang)置(zhi)用(yong)於(yu)安(an)裝(zhuang)的(de)焊(han)盤(pan)或(huo)安(an)裝(zhuang)孔(kong)。這(zhe)些(xie)地(di)線(xian)連(lian)接(jie)可(ke)以(yi)用(yong)刀(dao)片(pian)劃(hua)開(kai),以(yi)保(bao)持(chi)開(kai)路(lu),或(huo)用(yong)磁(ci)珠(zhu)/高頻電容的跳接。
如果電路板不會放入金屬機箱或者屏蔽裝置中,在電路板的頂層和底層機箱地線上不能塗阻焊劑,這樣它們可以作為ESD電弧的放電極。
要以下列方式在電路周圍設置一個環形地:
(1)除邊緣連接器以及機箱地以外,在整個外圍四周放上環形地通路。
(2)確保所有層的環形地寬度大於2.5mm。
(3)每隔13mm用過孔將環形地連接起來。
(4)將環形地與多層電路的公共地連接到一起。
(5)對(dui)安(an)裝(zhuang)在(zai)金(jin)屬(shu)機(ji)箱(xiang)或(huo)者(zhe)屏(ping)蔽(bi)裝(zhuang)置(zhi)裏(li)的(de)雙(shuang)麵(mian)板(ban)來(lai)說(shuo),應(ying)該(gai)將(jiang)環(huan)形(xing)地(di)與(yu)電(dian)路(lu)公(gong)共(gong)地(di)連(lian)接(jie)起(qi)來(lai)。不(bu)屏(ping)蔽(bi)的(de)雙(shuang)麵(mian)電(dian)路(lu)則(ze)應(ying)該(gai)將(jiang)環(huan)形(xing)地(di)連(lian)接(jie)到(dao)機(ji)箱(xiang)地(di),環(huan)形(xing)地(di)上(shang)不(bu)能(neng)塗(tu)阻(zu)焊(han)劑(ji),以(yi)便(bian)該(gai)環(huan)形(xing)地(di)可(ke)以(yi)充(chong)當(dang)ESD的放電棒,在環形地(所有層)上的某個位置處至少放置一個0.5mm寬的間隙,這樣可以避免形成一個大的環路。信號布線離環形地的距離不能小於0.5mm.在能被ESD直接擊中的區域,每一個信號線附近都要布一條地線。
I/O電路要盡可能靠近對應的連接器。
對易受ESD影響的電路,應該放在靠近電路中心的區域,這樣其他電路可以為它們提供一定的屏蔽作用。
通常在接收端放置串聯的電阻和磁珠,而對那些易被ESD擊中的電纜驅動器,也可以考慮在驅動端放置串聯的電阻或磁珠。
通常在接收端放置瞬態保護器。用短而粗的線(長度小於5倍寬度,最好小於3倍寬度)連接到機箱地。從連接器出來的信號線和地線要直接接到瞬態保護器,然後才能接電路的其他部分。
在連接器處或者離接收電路25mm的範圍內,要放置濾波電容。
(1)用短而粗的線連接到機箱地或者接收電路地(長度小於5倍寬度,最好小於3倍寬度)。
(2)信號線和地線先連接到電容再連接到接收電路。
要確保信號線盡可能短。
信號線的長度大於300mm時,一定要平行布一條地線。
確保信號線和相應回路之間的環路麵積盡可能小。對於長信號線每隔幾厘米便要調換信號線和地線的位置來減小環路麵積。
從網絡的中心位置驅動信號進入多個接收電路。
確保電源和地之間的環路麵積盡可能小,在靠近集成電路芯片每一個電源管腳的地方放置一個高頻電容。
在距離每一個連接器80mm範圍以內放置一個高頻旁路電容。
在可能的情況下,要用地填充未使用的區域,每隔60mm距離將所有層的填充地連接起來。
確保在任意大的地填充區(大約大於25mm×6mm)的兩個相反端點位置處要與地連接。
電源或地平麵上開口長度超過8mm時,要用窄的線將開口的兩側連接起來。
複位線、中斷信號線或者邊沿觸發信號線不能布置在靠近PCB邊沿的地方。
將安裝孔同電路公地連接在一起,或者將它們隔離開來。
(1)金屬支架必須和金屬屏蔽裝置或者機箱一起使用時,要采用一個零歐姆電阻實現連接。
(2)確que定ding安an裝zhuang孔kong大da小xiao來lai實shi現xian金jin屬shu或huo者zhe塑su料liao支zhi架jia的de可ke靠kao安an裝zhuang,在zai安an裝zhuang孔kong頂ding層ceng和he底di層ceng上shang要yao采cai用yong大da焊han盤pan,底di層ceng焊han盤pan上shang不bu能neng采cai用yong阻zu焊han劑ji,並bing確que保bao底di層ceng焊han盤pan不bu采cai用yong波bo峰feng焊han工gong藝yi進jin行xing焊han接jie。
不能將受保護的信號線和不受保護的信號線並行排列。
要特別注意複位、中斷和控製信號線的布線。
(1)要采用高頻濾波。
(2)遠離輸入和輸出電路。
(3)遠離電路板邊緣。
PCB要插入機箱內,不要安裝在開口位置或者內部接縫處。
要注意磁珠下、焊盤之間和可能接觸到磁珠的信號線的布線。有些磁珠導電性能相當好,可能會產生意想不到的導電路徑。
如果一個機箱或者主板要內裝幾個電路板,應該將對靜電最敏感的電路板放在最中間。
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 大聯大世平集團首度亮相北京國際汽車展 攜手全球芯片夥伴打造智能車整合應用新典範
- 2026北京車展即將啟幕,高通攜手汽車生態“朋友圈”推動智能化體驗再升級
- 邊緣重構智慧城市:FPGA SoM 如何破解視頻係統 “重而慢”
- 如何使用工業級串行數字輸入來設計具有並行接口的數字輸入模塊
- 意法半導體將舉辦投資者會議探討低地球軌道(LEO)發展機遇
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall



