數字電路的抗幹擾設計
發布時間:2011-05-17
中心議題:
電磁兼容,即EMC(ElectromagneticCompatibility),是shi指zhi設she備bei或huo係xi統tong在zai所suo處chu的de電dian磁ci環huan境jing中zhong能neng正zheng常chang工gong作zuo且qie不bu對dui該gai環huan境jing中zhong其qi他ta事shi物wu構gou成cheng不bu能neng承cheng受shou的de電dian磁ci騷sao擾rao的de能neng力li。隨sui著zhe科ke學xue技ji術shu的de發fa展zhan,數shu字zi電dian路lu的de應ying用yong越yue來lai越yue廣guang泛fan。而er數shu字zi電dian路lu的de抗kang幹gan擾rao技ji術shu直zhi接jie關guan係xi到dao數shu字zi電dian路lu的de正zheng常chang工gong作zuo。因yin此ci,如ru何he有you效xiao的de增zeng強qiang數shu字zi電dian路lu的de抗kang幹gan擾rao性xing能neng,已yi成cheng為wei人ren們men日ri益yi關guan注zhu的de問wen題ti。本ben文wen以yiDVD機為例,討論了數字電路的抗幹擾設計。
1幹擾源及幹擾的一般分類
影響數字電路的幹擾源大都產生在電流或電壓劇烈變化的部位,這些電荷劇烈移動的部位就是噪聲源,即幹擾源。
幹擾類型通常按幹擾產生的原因、噪聲幹擾模式和噪聲的波形性質的不同的劃分。其中:按噪聲產生的原因不同,分為放電噪聲、浪湧噪聲、高頻振蕩噪聲等;按噪聲的波形、性質不同,分為持續噪聲、偶發噪聲等;按(an)噪(zao)聲(sheng)幹(gan)擾(rao)模(mo)式(shi)的(de)不(bu)同(tong)可(ke)分(fen)為(wei)共(gong)模(mo)幹(gan)擾(rao)和(he)差(cha)模(mo)幹(gan)擾(rao)。共(gong)模(mo)幹(gan)擾(rao)和(he)差(cha)模(mo)幹(gan)擾(rao)是(shi)一(yi)種(zhong)比(bi)較(jiao)常(chang)用(yong)的(de)分(fen)類(lei)方(fang)法(fa)。共(gong)模(mo)幹(gan)擾(rao)是(shi)信(xin)號(hao)對(dui)地(di)的(de)電(dian)位(wei)差(cha),主(zhu)要(yao)由(you)電(dian)網(wang)串(chuan)入(ru)、地電位差及空間電磁輻射在信號線上感應的共態(同方向)電壓迭加所形成。共模電壓可通過不對稱電路轉換成差模電壓,它會直接影響測控信號,造成元器件損壞(這就是一些係統I/O模件損壞率較高的主要原因),這種共模幹擾可以是直流、亦(yi)可(ke)為(wei)交(jiao)流(liu)。差(cha)模(mo)幹(gan)擾(rao)主(zhu)要(yao)是(shi)指(zhi)作(zuo)用(yong)於(yu)信(xin)號(hao)兩(liang)極(ji)之(zhi)間(jian)的(de)幹(gan)擾(rao)電(dian)壓(ya),其(qi)中(zhong)最(zui)主(zhu)要(yao)的(de)是(shi)空(kong)間(jian)電(dian)磁(ci)場(chang)在(zai)信(xin)號(hao)間(jian)耦(ou)合(he)感(gan)應(ying)及(ji)不(bu)平(ping)衡(heng)電(dian)路(lu)的(de)轉(zhuan)換(huan)共(gong)模(mo)幹(gan)擾(rao)所(suo)形(xing)成(cheng)的(de)電(dian)壓(ya),它(ta)會(hui)直(zhi)接(jie)疊(die)加(jia)在(zai)信(xin)號(hao)上(shang),影(ying)響(xiang)測(ce)量(liang)與(yu)控(kong)製(zhi)精(jing)度(du)。
2數字AV的產品特點
數字AV產品的核心是DSP(DigiialSignalProcessing)xitong,gaixitongkeduiyinshipinxinhaojinxinggaosudeshuzixinhaochuli,shirenmenshitingxiangshoudadaojiaowanmeidejingdi。tongshi,youyushuzixinhaochulidemalvhengao,yibanVCD視盤機的MPEG1視頻數據率和音頻數據率之和約1.5Mb/s;DVD的MPEG2音視頻可變碼率平均為4.69Mb/s,最大速率達10.7Mb/s,kejianmalvzhigao,erqie,chulixitongyouyugaosudecunchuqipeiheshiyongshujudeduxie。suizhemalvdebuduantigao,shuzixinhaochulidesuduyuelaiyuekuai,guhuichanshengyusuduchengzhengbidedaliangganraomaichong,qiepinlvyuelaiyuegao,fuduyuelaiyueda,congerduichanpindekangganraoshejidailaigengdadenandu,zheyeshichanpinpinzhigaodideguanjiansuozai。
3數字電路的常見幹擾
數字AV產品的數字信號處理係統的常見噪聲有以下幾種:
(1)電源噪聲:主要是DSP電路、CPU、動(dong)態(tai)存(cun)儲(chu)器(qi)件(jian)和(he)其(qi)它(ta)數(shu)字(zi)邏(luo)輯(ji)電(dian)路(lu)在(zai)工(gong)作(zuo)過(guo)程(cheng)中(zhong)的(de)邏(luo)輯(ji)狀(zhuang)態(tai)高(gao)速(su)變(bian)換(huan),從(cong)而(er)造(zao)成(cheng)係(xi)統(tong)電(dian)流(liu)和(he)電(dian)壓(ya)變(bian)化(hua)所(suo)產(chan)生(sheng)的(de)噪(zao)聲(sheng),同(tong)時(shi)也(ye)包(bao)括(kuo)溫(wen)度(du)變(bian)化(hua)時(shi)的(de)直(zhi)流(liu)噪(zao)聲(sheng)以(yi)及(ji)供(gong)電(dian)電(dian)源(yuan)本(ben)身(shen)產(chan)生(sheng)的(de)噪(zao)聲(sheng);
(2)地線噪聲:係統內各部分地線之間出現電位差或存在接地阻抗所引起的接地噪聲;(3)反射噪聲:指的是傳輸線路各部分的特性阻抗不同或與負載阻抗不匹配時,其傳輸信號在終端(或臨界)部位將產生反射,從而使信號波形發生畸變或產生振蕩。
(4)串擾噪聲:由於扁平電纜或束捆導線等傳輸線之間、印製電路板內平行印製導線之間的電磁感應以及高速開關電流通過分布電容等寄生參數把無用信號成分疊加在目的信號上所引起的噪聲。
可見,形成幹擾的基本要素有幹擾源、傳播路徑和敏感器件三點。因此,抗幹擾設計的基本原則為抑製幹擾源、切斷幹擾傳播路徑、提高敏感器件的抗幹擾性能。
4幹擾噪聲的抑製措施
4.1電源和地線噪聲的抑製
抑製電源幹擾是抗幹擾設計中最先考慮和最重要的原則。電源在向係統提供能源的同時,會將其噪聲加到所供電的電源上;電網上的強幹擾也會通過電源進入電路;此外,即使電池供電,其電池本身也有高頻噪聲。事實上,DVD所用的電源就經曆了從線性電源、高壓開關電源和低壓開關電源的過程。
抑製電源幹擾就是盡可能的減小幹擾源的du/dt和di/dt。減小幹擾源的du/dt主要通過在幹擾源兩端並聯電容來實現。減小幹擾源的di/dt則可在幹擾源回路串聯電感或電阻以及增加續流二極管來實現。常用措施如下:
(1)在電源變壓器的前端加裝電源濾波器,這種電源濾波器具有良好抑製共模噪聲和串模噪聲的能力,可隔離外部和內部脈衝噪聲的幹擾;
(2)采用開關電源來取代線性電源以提高整機的性能;
(3)選用貼片元件並盡可能縮短元件的引腳長度,以減小元件分布電感的影響;同時應選用噪聲容限大的數字IC。
(4)在VDD及VOC電源端盡可能靠近器件處接入濾波電容,以縮短開關電流的流通途徑,可用10μF鋁電解和0.1μF獨石電容並聯接在電源腳上。對於MPEG板主電源輸入端租MPEG解碼芯片以及DRAM、SDRAM等高速數字IC的電源端,可用鉭電解電容代替鋁電解電容,因為在高頻時,鉭電解的對地阻抗比鋁電解小得多。
(5)對數模混合電路,VDD與VOC應連到模擬電源VOC,AGND與DGND接到模擬地AGND。根據BB、PHILIPS、ALPINE等公司的實驗結果,建議把D/A器件視為模擬器件,因此,MPEG電路與D/A器件連接中,D/A器件必須置於AGND上,同時要提供一條數字回路以供這些數字噪聲/能量反饋回信號源,從而減小數字器件的噪聲對模擬電路的影響,提高D/A器件的動態特性。
根據實測DVD機MPEG解壓板數字電源VDD與模擬電源VOC的噪聲電平可知,電源上疊加的噪聲電平已相當小,VDD噪聲電平與VOC噪聲電平的波形基本一致,且數字電源噪聲電平(VPP=85mV)明顯大於模擬電源的噪聲電平,這說明,此處的幹擾脈衝主要是數字信號產生的。
4.2反射幹擾噪聲的抑製
在DSP輸出端加適當電阻可使之與束捆線和扁平電纜的特性阻抗基本一致,並使發送端的阻抗基本匹配,從而抵消數字信號脈衝的上升/下降過衝。此外,把束捆線的長度縮短到1max以下,也可以減輕波形畸變。從而使DSP的波形明顯改善。
事實上,也可以用終端二極管取代匹配電阻。此法已在數字IC的de芯xin片pian製zhi作zuo中zhong被bei廣guang泛fan用yong作zuo輸shu入ru輸shu出chu端duan的de匹pi配pei和he保bao護hu網wang絡luo。這zhe種zhong匹pi配pei方fang法fa能neng改gai善shan終zhong端duan波bo形xing,且qie對dui發fa送song端duan的de電dian平ping高gao低di沒mei有you影ying響xiang,同tong時shi具ju有you補bu設she方fang便bian,多duo個ge同tong機ji負fu載zai時shi可ke達da到dao最zui佳jia匹pi配pei,可ke有you效xiao抑yi製zhi過guo衝chong脈mai衝chong等deng優you點dian。
在(zai)係(xi)統(tong)中(zhong)外(wai)加(jia)整(zheng)形(xing)電(dian)路(lu)也(ye)可(ke)以(yi)減(jian)小(xiao)因(yin)連(lian)接(jie)線(xian)不(bu)匹(pi)配(pei)而(er)引(yin)起(qi)的(de)幹(gan)擾(rao)噪(zao)聲(sheng),整(zheng)形(xing)電(dian)路(lu)通(tong)常(chang)加(jia)在(zai)輸(shu)入(ru)端(duan)之(zhi)前(qian),但(dan)是(shi)也(ye)應(ying)當(dang)注(zhu)意(yi),不(bu)能(neng)使(shi)信(xin)號(hao)產(chan)生(sheng)新(xin)的(de)相(xiang)位(wei)變(bian)化(hua)。
4.3數字信號的串擾抑製
在(zai)考(kao)慮(lv)數(shu)字(zi)信(xin)號(hao)的(de)串(chuan)擾(rao)抑(yi)製(zhi)時(shi),應(ying)盡(jin)可(ke)能(neng)縮(suo)短(duan)信(xin)號(hao)線(xian)的(de)傳(chuan)輸(shu)長(chang)度(du)。在(zai)多(duo)種(zhong)電(dian)平(ping)的(de)信(xin)號(hao)傳(chuan)輸(shu)時(shi),應(ying)盡(jin)量(liang)把(ba)前(qian)後(hou)沿(yan)時(shi)間(jian)相(xiang)近(jin)的(de)同(tong)級(ji)電(dian)平(ping)信(xin)號(hao)劃(hua)為(wei)一(yi)組(zu)進(jin)行(xing)傳(chuan)輸(shu)。DATA、BCK、LRCK信號與主時鍾之間應使用一根地線相互隔離。必要時,也可用屏蔽線代替束捆線來傳輸MCLK和BCK時鍾,以減小串擾和輻射。
在(zai)雙(shuang)麵(mian)印(yin)製(zhi)板(ban)布(bu)線(xian)時(shi),可(ke)用(yong)正(zheng)麵(mian)傳(chuan)輸(shu)高(gao)頻(pin)數(shu)字(zi)信(xin)號(hao)和(he)時(shi)鍾(zhong)信(xin)號(hao),然(ran)後(hou)在(zai)其(qi)傳(chuan)輸(shu)印(yin)製(zhi)電(dian)路(lu)背(bei)麵(mian)盡(jin)可(ke)能(neng)加(jia)大(da)接(jie)地(di)麵(mian)積(ji)。這(zhe)樣(yang),由(you)於(yu)平(ping)行(xing)導(dao)線(xian)間(jian)的(de)分(fen)布(bu)電(dian)容(rong)在(zai)導(dao)線(xian)接(jie)近(jin)地(di)平(ping)麵(mian)時(shi)會(hui)變(bian)小(xiao),信(xin)號(hao)線(xian)之(zhi)間(jian)串(chuan)音(yin)幹(gan)擾(rao)就(jiu)會(hui)減(jian)小(xiao);在MPEG芯片、DRAM、SDRAM及其它高速數字器件的印製板布線時,可在其背麵布上大片地線,這樣,地線就可以旁路或屏蔽器件產生的高頻脈衝噪聲。
電磁兼容技術是一門迅速發展的交叉學科,涉及到電子、計算機、通信、航空航天、鐵路交通、電力、軍事以及人民生活的各個方麵。因此,在數字AV產品設計、試製過程中,應把電磁兼容設計作為設計過程的重要一環,從元件選購、電路板設計及整機整體布局就各方麵嚴格按照數字電路的抗幹擾設計要求,來設計、開發具備良好電磁兼容性能和優良音視頻性能的數字AV產品。
- 幹擾源及幹擾的分類
- 數字AV的產品特點
- 數字電路的常見幹擾
- 幹擾噪聲的抑製措施
- 電源和地線噪聲的抑製
- 反射幹擾噪聲的抑製
- 數字信號的串擾抑製
電磁兼容,即EMC(ElectromagneticCompatibility),是shi指zhi設she備bei或huo係xi統tong在zai所suo處chu的de電dian磁ci環huan境jing中zhong能neng正zheng常chang工gong作zuo且qie不bu對dui該gai環huan境jing中zhong其qi他ta事shi物wu構gou成cheng不bu能neng承cheng受shou的de電dian磁ci騷sao擾rao的de能neng力li。隨sui著zhe科ke學xue技ji術shu的de發fa展zhan,數shu字zi電dian路lu的de應ying用yong越yue來lai越yue廣guang泛fan。而er數shu字zi電dian路lu的de抗kang幹gan擾rao技ji術shu直zhi接jie關guan係xi到dao數shu字zi電dian路lu的de正zheng常chang工gong作zuo。因yin此ci,如ru何he有you效xiao的de增zeng強qiang數shu字zi電dian路lu的de抗kang幹gan擾rao性xing能neng,已yi成cheng為wei人ren們men日ri益yi關guan注zhu的de問wen題ti。本ben文wen以yiDVD機為例,討論了數字電路的抗幹擾設計。
1幹擾源及幹擾的一般分類
影響數字電路的幹擾源大都產生在電流或電壓劇烈變化的部位,這些電荷劇烈移動的部位就是噪聲源,即幹擾源。
幹擾類型通常按幹擾產生的原因、噪聲幹擾模式和噪聲的波形性質的不同的劃分。其中:按噪聲產生的原因不同,分為放電噪聲、浪湧噪聲、高頻振蕩噪聲等;按噪聲的波形、性質不同,分為持續噪聲、偶發噪聲等;按(an)噪(zao)聲(sheng)幹(gan)擾(rao)模(mo)式(shi)的(de)不(bu)同(tong)可(ke)分(fen)為(wei)共(gong)模(mo)幹(gan)擾(rao)和(he)差(cha)模(mo)幹(gan)擾(rao)。共(gong)模(mo)幹(gan)擾(rao)和(he)差(cha)模(mo)幹(gan)擾(rao)是(shi)一(yi)種(zhong)比(bi)較(jiao)常(chang)用(yong)的(de)分(fen)類(lei)方(fang)法(fa)。共(gong)模(mo)幹(gan)擾(rao)是(shi)信(xin)號(hao)對(dui)地(di)的(de)電(dian)位(wei)差(cha),主(zhu)要(yao)由(you)電(dian)網(wang)串(chuan)入(ru)、地電位差及空間電磁輻射在信號線上感應的共態(同方向)電壓迭加所形成。共模電壓可通過不對稱電路轉換成差模電壓,它會直接影響測控信號,造成元器件損壞(這就是一些係統I/O模件損壞率較高的主要原因),這種共模幹擾可以是直流、亦(yi)可(ke)為(wei)交(jiao)流(liu)。差(cha)模(mo)幹(gan)擾(rao)主(zhu)要(yao)是(shi)指(zhi)作(zuo)用(yong)於(yu)信(xin)號(hao)兩(liang)極(ji)之(zhi)間(jian)的(de)幹(gan)擾(rao)電(dian)壓(ya),其(qi)中(zhong)最(zui)主(zhu)要(yao)的(de)是(shi)空(kong)間(jian)電(dian)磁(ci)場(chang)在(zai)信(xin)號(hao)間(jian)耦(ou)合(he)感(gan)應(ying)及(ji)不(bu)平(ping)衡(heng)電(dian)路(lu)的(de)轉(zhuan)換(huan)共(gong)模(mo)幹(gan)擾(rao)所(suo)形(xing)成(cheng)的(de)電(dian)壓(ya),它(ta)會(hui)直(zhi)接(jie)疊(die)加(jia)在(zai)信(xin)號(hao)上(shang),影(ying)響(xiang)測(ce)量(liang)與(yu)控(kong)製(zhi)精(jing)度(du)。
2數字AV的產品特點
數字AV產品的核心是DSP(DigiialSignalProcessing)xitong,gaixitongkeduiyinshipinxinhaojinxinggaosudeshuzixinhaochuli,shirenmenshitingxiangshoudadaojiaowanmeidejingdi。tongshi,youyushuzixinhaochulidemalvhengao,yibanVCD視盤機的MPEG1視頻數據率和音頻數據率之和約1.5Mb/s;DVD的MPEG2音視頻可變碼率平均為4.69Mb/s,最大速率達10.7Mb/s,kejianmalvzhigao,erqie,chulixitongyouyugaosudecunchuqipeiheshiyongshujudeduxie。suizhemalvdebuduantigao,shuzixinhaochulidesuduyuelaiyuekuai,guhuichanshengyusuduchengzhengbidedaliangganraomaichong,qiepinlvyuelaiyuegao,fuduyuelaiyueda,congerduichanpindekangganraoshejidailaigengdadenandu,zheyeshichanpinpinzhigaodideguanjiansuozai。
3數字電路的常見幹擾
數字AV產品的數字信號處理係統的常見噪聲有以下幾種:
(1)電源噪聲:主要是DSP電路、CPU、動(dong)態(tai)存(cun)儲(chu)器(qi)件(jian)和(he)其(qi)它(ta)數(shu)字(zi)邏(luo)輯(ji)電(dian)路(lu)在(zai)工(gong)作(zuo)過(guo)程(cheng)中(zhong)的(de)邏(luo)輯(ji)狀(zhuang)態(tai)高(gao)速(su)變(bian)換(huan),從(cong)而(er)造(zao)成(cheng)係(xi)統(tong)電(dian)流(liu)和(he)電(dian)壓(ya)變(bian)化(hua)所(suo)產(chan)生(sheng)的(de)噪(zao)聲(sheng),同(tong)時(shi)也(ye)包(bao)括(kuo)溫(wen)度(du)變(bian)化(hua)時(shi)的(de)直(zhi)流(liu)噪(zao)聲(sheng)以(yi)及(ji)供(gong)電(dian)電(dian)源(yuan)本(ben)身(shen)產(chan)生(sheng)的(de)噪(zao)聲(sheng);
(2)地線噪聲:係統內各部分地線之間出現電位差或存在接地阻抗所引起的接地噪聲;(3)反射噪聲:指的是傳輸線路各部分的特性阻抗不同或與負載阻抗不匹配時,其傳輸信號在終端(或臨界)部位將產生反射,從而使信號波形發生畸變或產生振蕩。
(4)串擾噪聲:由於扁平電纜或束捆導線等傳輸線之間、印製電路板內平行印製導線之間的電磁感應以及高速開關電流通過分布電容等寄生參數把無用信號成分疊加在目的信號上所引起的噪聲。
可見,形成幹擾的基本要素有幹擾源、傳播路徑和敏感器件三點。因此,抗幹擾設計的基本原則為抑製幹擾源、切斷幹擾傳播路徑、提高敏感器件的抗幹擾性能。
4幹擾噪聲的抑製措施
4.1電源和地線噪聲的抑製
抑製電源幹擾是抗幹擾設計中最先考慮和最重要的原則。電源在向係統提供能源的同時,會將其噪聲加到所供電的電源上;電網上的強幹擾也會通過電源進入電路;此外,即使電池供電,其電池本身也有高頻噪聲。事實上,DVD所用的電源就經曆了從線性電源、高壓開關電源和低壓開關電源的過程。
抑製電源幹擾就是盡可能的減小幹擾源的du/dt和di/dt。減小幹擾源的du/dt主要通過在幹擾源兩端並聯電容來實現。減小幹擾源的di/dt則可在幹擾源回路串聯電感或電阻以及增加續流二極管來實現。常用措施如下:
(1)在電源變壓器的前端加裝電源濾波器,這種電源濾波器具有良好抑製共模噪聲和串模噪聲的能力,可隔離外部和內部脈衝噪聲的幹擾;
(2)采用開關電源來取代線性電源以提高整機的性能;
(3)選用貼片元件並盡可能縮短元件的引腳長度,以減小元件分布電感的影響;同時應選用噪聲容限大的數字IC。
(4)在VDD及VOC電源端盡可能靠近器件處接入濾波電容,以縮短開關電流的流通途徑,可用10μF鋁電解和0.1μF獨石電容並聯接在電源腳上。對於MPEG板主電源輸入端租MPEG解碼芯片以及DRAM、SDRAM等高速數字IC的電源端,可用鉭電解電容代替鋁電解電容,因為在高頻時,鉭電解的對地阻抗比鋁電解小得多。
(5)對數模混合電路,VDD與VOC應連到模擬電源VOC,AGND與DGND接到模擬地AGND。根據BB、PHILIPS、ALPINE等公司的實驗結果,建議把D/A器件視為模擬器件,因此,MPEG電路與D/A器件連接中,D/A器件必須置於AGND上,同時要提供一條數字回路以供這些數字噪聲/能量反饋回信號源,從而減小數字器件的噪聲對模擬電路的影響,提高D/A器件的動態特性。
根據實測DVD機MPEG解壓板數字電源VDD與模擬電源VOC的噪聲電平可知,電源上疊加的噪聲電平已相當小,VDD噪聲電平與VOC噪聲電平的波形基本一致,且數字電源噪聲電平(VPP=85mV)明顯大於模擬電源的噪聲電平,這說明,此處的幹擾脈衝主要是數字信號產生的。
4.2反射幹擾噪聲的抑製
在DSP輸出端加適當電阻可使之與束捆線和扁平電纜的特性阻抗基本一致,並使發送端的阻抗基本匹配,從而抵消數字信號脈衝的上升/下降過衝。此外,把束捆線的長度縮短到1max以下,也可以減輕波形畸變。從而使DSP的波形明顯改善。
事實上,也可以用終端二極管取代匹配電阻。此法已在數字IC的de芯xin片pian製zhi作zuo中zhong被bei廣guang泛fan用yong作zuo輸shu入ru輸shu出chu端duan的de匹pi配pei和he保bao護hu網wang絡luo。這zhe種zhong匹pi配pei方fang法fa能neng改gai善shan終zhong端duan波bo形xing,且qie對dui發fa送song端duan的de電dian平ping高gao低di沒mei有you影ying響xiang,同tong時shi具ju有you補bu設she方fang便bian,多duo個ge同tong機ji負fu載zai時shi可ke達da到dao最zui佳jia匹pi配pei,可ke有you效xiao抑yi製zhi過guo衝chong脈mai衝chong等deng優you點dian。
在(zai)係(xi)統(tong)中(zhong)外(wai)加(jia)整(zheng)形(xing)電(dian)路(lu)也(ye)可(ke)以(yi)減(jian)小(xiao)因(yin)連(lian)接(jie)線(xian)不(bu)匹(pi)配(pei)而(er)引(yin)起(qi)的(de)幹(gan)擾(rao)噪(zao)聲(sheng),整(zheng)形(xing)電(dian)路(lu)通(tong)常(chang)加(jia)在(zai)輸(shu)入(ru)端(duan)之(zhi)前(qian),但(dan)是(shi)也(ye)應(ying)當(dang)注(zhu)意(yi),不(bu)能(neng)使(shi)信(xin)號(hao)產(chan)生(sheng)新(xin)的(de)相(xiang)位(wei)變(bian)化(hua)。
4.3數字信號的串擾抑製
在(zai)考(kao)慮(lv)數(shu)字(zi)信(xin)號(hao)的(de)串(chuan)擾(rao)抑(yi)製(zhi)時(shi),應(ying)盡(jin)可(ke)能(neng)縮(suo)短(duan)信(xin)號(hao)線(xian)的(de)傳(chuan)輸(shu)長(chang)度(du)。在(zai)多(duo)種(zhong)電(dian)平(ping)的(de)信(xin)號(hao)傳(chuan)輸(shu)時(shi),應(ying)盡(jin)量(liang)把(ba)前(qian)後(hou)沿(yan)時(shi)間(jian)相(xiang)近(jin)的(de)同(tong)級(ji)電(dian)平(ping)信(xin)號(hao)劃(hua)為(wei)一(yi)組(zu)進(jin)行(xing)傳(chuan)輸(shu)。DATA、BCK、LRCK信號與主時鍾之間應使用一根地線相互隔離。必要時,也可用屏蔽線代替束捆線來傳輸MCLK和BCK時鍾,以減小串擾和輻射。
在(zai)雙(shuang)麵(mian)印(yin)製(zhi)板(ban)布(bu)線(xian)時(shi),可(ke)用(yong)正(zheng)麵(mian)傳(chuan)輸(shu)高(gao)頻(pin)數(shu)字(zi)信(xin)號(hao)和(he)時(shi)鍾(zhong)信(xin)號(hao),然(ran)後(hou)在(zai)其(qi)傳(chuan)輸(shu)印(yin)製(zhi)電(dian)路(lu)背(bei)麵(mian)盡(jin)可(ke)能(neng)加(jia)大(da)接(jie)地(di)麵(mian)積(ji)。這(zhe)樣(yang),由(you)於(yu)平(ping)行(xing)導(dao)線(xian)間(jian)的(de)分(fen)布(bu)電(dian)容(rong)在(zai)導(dao)線(xian)接(jie)近(jin)地(di)平(ping)麵(mian)時(shi)會(hui)變(bian)小(xiao),信(xin)號(hao)線(xian)之(zhi)間(jian)串(chuan)音(yin)幹(gan)擾(rao)就(jiu)會(hui)減(jian)小(xiao);在MPEG芯片、DRAM、SDRAM及其它高速數字器件的印製板布線時,可在其背麵布上大片地線,這樣,地線就可以旁路或屏蔽器件產生的高頻脈衝噪聲。
電磁兼容技術是一門迅速發展的交叉學科,涉及到電子、計算機、通信、航空航天、鐵路交通、電力、軍事以及人民生活的各個方麵。因此,在數字AV產品設計、試製過程中,應把電磁兼容設計作為設計過程的重要一環,從元件選購、電路板設計及整機整體布局就各方麵嚴格按照數字電路的抗幹擾設計要求,來設計、開發具備良好電磁兼容性能和優良音視頻性能的數字AV產品。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 邊緣AI的發展為更智能、更可持續的技術鋪平道路
- 每台智能體PC,都是AI時代的新入口
- IAR作為Qt Group獨立BU攜兩項重磅汽車電子應用開發方案首秀北京車展
- 構建具有網絡彈性的嵌入式係統:來自行業領袖的洞見
- 數字化的線性穩壓器
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
SATA連接器
SD連接器
SII
SIM卡連接器
SMT設備
SMU
SOC
SPANSION
SRAM
SSD
ST
ST-ERICSSON
Sunlord
SynQor
s端子線
Taiyo Yuden
TDK-EPC
TD-SCDMA功放
TD-SCDMA基帶
TE
Tektronix
Thunderbolt
TI
TOREX
TTI
TVS
UPS電源
USB3.0
USB 3.0主控芯片
USB傳輸速度




