電路設計之幹擾問題總結與分析
發布時間:2018-10-10 責任編輯:wenwei
【導讀】在(zai)電(dian)路(lu)係(xi)統(tong)設(she)計(ji)中(zhong),我(wo)們(men)經(jing)常(chang)會(hui)遇(yu)到(dao)這(zhe)樣(yang)的(de)事(shi)情(qing),一(yi)個(ge)電(dian)路(lu)其(qi)程(cheng)序(xu)明(ming)明(ming)是(shi)完(wan)完(wan)整(zheng)整(zheng)的(de)從(cong)書(shu)上(shang)抄(chao)下(xia)來(lai),試(shi)驗(yan)運(yun)行(xing)結(jie)果(guo)卻(que)不(bu)正(zheng)確(que),這(zhe)是(shi)為(wei)什(shen)麼(me)呢(ne),原(yuan)因(yin)就(jiu)在(zai)幹(gan)擾(rao),我(wo)們(men)在(zai)進(jin)行(xing)電(dian)子(zi)電(dian)路(lu)和(he)程(cheng)序(xu)設(she)計(ji)的(de)過(guo)程(cheng)中(zhong)一(yi)定(ding)要(yao)做(zuo)好(hao)抗(kang)幹(gan)擾(rao)措(cuo)施(shi)。
形成幹擾的基本要素有三個:
(1)幹擾源,指產生幹擾的元件、設備或信號,用數學語言描述如下:du/dt,di/dt大的地方就是幹擾源。如:雷電、繼電器、可控矽、電機、高頻時鍾等都可能成為幹擾源。
(2)傳播路徑,指幹擾從幹擾源傳播到敏感器件的通路或媒介。典型的幹擾傳播路徑是通過導線的傳導和空間的輻射。
(3)敏感器件,指容易被幹擾的對象。如:A/D、D/A變換器,單片機,數字IC,弱信號等。
抗幹擾設計的基本原則是:抑製幹擾源,切斷幹擾傳播路徑,提高敏感器件的抗幹擾性能。(類似於傳染病的預防)

1、抑製幹擾源
抑製幹擾源就是盡可能的減小幹擾源的du/dt,di/dt。這是抗幹擾設計中最優先考慮和最重要的原則,常常會起到事半功倍的效果。減小幹擾源的du/dt主要是通過在幹擾源兩端並聯電容來實現。減小幹擾源的di/dt則是在幹擾源回路串聯電感或電阻以及增加續流二極管來實現。
抑製幹擾源的常用措施如下:
(1)繼(ji)電(dian)器(qi)線(xian)圈(quan)增(zeng)加(jia)續(xu)流(liu)二(er)極(ji)管(guan),消(xiao)除(chu)斷(duan)開(kai)線(xian)圈(quan)時(shi)產(chan)生(sheng)的(de)幹(gan)擾(rao)。僅(jin)加(jia)續(xu)流(liu)二(er)極(ji)管(guan)會(hui)使(shi)繼(ji)電(dian)器(qi)的(de)斷(duan)開(kai)時(shi)間(jian)滯(zhi)後(hou),增(zeng)加(jia)穩(wen)壓(ya)二(er)極(ji)管(guan)後(hou)繼(ji)電(dian)器(qi)在(zai)單(dan)位(wei)時(shi)間(jian)內(nei)可(ke)動(dong)作(zuo)更(geng)多(duo)的(de)次(ci)數(shu)。
(2)在繼電器接點兩端並接火花抑製電路(一般是RC,電阻一般選幾K到幾十K,電容選0.01uF),減小電火花影響。
(3)給電機加濾波電路,注意電容、電感引線要盡量短。
(4)電路板上每個IC要並接一個0.01μF~0.1μF高頻電容,以減小IC對電源的影響。注意高頻電容的布線,連線應靠近電源端並盡量粗短,否則,等於增大了電容的等效串聯電阻,會影響濾波效果。
(5)布線時避免90度折線,減少高頻噪。
(6)可控矽兩端並接RC抑製電路,減小可控矽產生的噪聲(這個噪聲嚴重時可能會把可控矽擊穿的)。
按幹擾的傳播路徑可分為傳導幹擾和輻射幹擾兩類。
suoweichuandaoganraoshizhitongguodaoxianchuanbodaominganqijiandeganrao。gaopinganraozaoshengheyouyongxinhaodepindaibutong,keyitongguozaidaoxianshangzengjialvboqidefangfaqieduangaopinganraozaoshengdechuanbo,youshiyekejiageliguangoulaijiejue。dianyuanzaoshengdeweihaizuida,yaotebiezhuyichuli。suoweifusheganraoshizhitongguokongjianfushechuanbodaominganqijiandeganrao。yibandejiejuefangfashizengjiaganraoyuanyuminganqijiandejuli,yongdixianbatamengelihezaiminganqijianshangjiabizhao。
2、切斷幹擾傳播路徑的常用措施
(1)充chong分fen考kao慮lv電dian源yuan對dui單dan片pian機ji的de影ying響xiang。電dian源yuan做zuo得de好hao,整zheng個ge電dian路lu的de抗kang幹gan擾rao就jiu解jie決jue了le一yi大da半ban。許xu多duo單dan片pian機ji對dui電dian源yuan噪zao聲sheng很hen敏min感gan,要yao給gei單dan片pian機ji電dian源yuan加jia濾lv波bo電dian路lu或huo穩wen壓ya器qi,以yi減jian小xiao電dian源yuan噪zao聲sheng對dui單dan片pian機ji的de幹gan擾rao。比bi如ru,可ke以yi利li用yong磁ci珠zhu和he電dian容rong組zu成chengπ形濾波電路,當然條件要求不高時也可用100Ω電阻代替磁珠。
(2)如果單片機的I/O口用來控製電機等噪聲器件,在I/O口與噪聲源之間應加隔離(增加π形濾波電路)。
(3)注意晶振布線。晶振與單片機引腳盡量靠近,用地線把時鍾區隔離起來,晶振外殼接地並固定。此措施可解決許多疑難問題。
(4)電路板合理分區,如強、弱信號,數字、模擬信號。盡可能把幹擾源(如電機,繼電器)與敏感元件(如單片機)遠離。
(5)用地線把數字區與模擬區隔離,與模擬地要分離,最後在一點接於電源地。A/D、D/A芯片布線也以此為原則,廠家分配A/D、D/A芯片引腳排列時已考慮此要求。
(6)單片機和大的地線要單獨接地,以減小相互幹擾。大功率器件盡可能放在電路板邊緣。
(7)在單片機I/O口,電源線,電路板連接線等關鍵地方使用抗幹擾元件如磁珠、磁環、電源濾波器,屏蔽罩,可顯著提高電路的抗幹擾性能。
3、提高敏感器件的抗幹擾性能
提高敏感器件的抗幹擾性能是指從敏感器件這邊考慮盡量減少對幹擾噪聲的拾取,以及從不正常狀態盡快恢複的方法。
提高敏感器件抗幹擾性能的常用措施如下:
(1)布線時盡量減少回路環的麵積,以降低感應噪聲。
(2)布線時,電源線和地線要盡量粗。除減小壓降外,更重要的是降低耦合噪聲。
(3)對於單片機閑置的I/O口,不要懸空,要接地或接電源。其它IC的閑置端在不改變係統邏輯的情況下接地或接電源。
(4)對單片機使用電源監控及看門狗電路,如:IMP809,IMP706,IMP813,X25043,X25045等,可大幅度提高整個電路的抗幹擾性能。
(5)在速度能滿足要求的前提下,盡量降低單片機的晶振和選用低速數字電路。
(6)IC器件盡量直接焊在電路板上,少用IC座。
接下來再說說在這方麵的經驗。
軟件方麵
1、常將不用的代碼空間全清成“0”,因為這等效於NOP,可在程序跑飛時歸位;
2、在跳轉指令前加幾個NOP,目的同1;
3、在無硬件WatchDog時可采用軟件模擬WatchDog,以監測程序的運行;
4、涉及處理外部器件參數調整或設置時,為防止外部器件因受幹擾而出錯可定時將參數重新發送一遍,這樣可使外部器件盡快恢複正確;
5、通訊中的抗幹擾,可加數據校驗位,可采取3取2或5取3策略;
6、在有通訊線時,如I2C、三線製等,實際中我們發現將Data線、CLK線、INH線常態置為高,其抗幹擾效果要好過置為低。
硬件方麵
1、地線、電源線的布線肯定重要了!
2、線路的去偶;
3、數、模地的分開;
4、每個數字元件在地與電源之間都要104電容;
5、在有繼電器的應用場合,尤其是大電流時,防繼電器觸點火花對電路的幹擾,可在繼電器線圈間並一104和二極管,在觸點和常開端間接472電容,效果不錯!
6、為防I/O口的串擾,可將I/O口隔離,方法有二極管隔離、門電路隔離、光偶隔離、電磁隔離等;
7、當然多層板的抗幹擾肯定好過單層板,但成本卻高了幾倍。
8、選擇一個抗幹擾能力強的器件比其他任何方法都有效,這點應該最重要。
推薦閱讀:
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索





