芯片設計:速度麵積功耗就一定能折中?
發布時間:2015-01-16 責任編輯:sherryyu
【導讀】芯xin片pian設she計ji中zhong幾ji個ge重zhong要yao的de指zhi標biao總zong是shi讓rang設she計ji工gong程cheng師shi自zi以yi為wei是shi的de想xiang到dao各ge種zhong折zhe中zhong的de方fang法fa,實shi則ze不bu然ran。在zai實shi際ji電dian路lu設she計ji中zhong,不bu要yao僅jin僅jin考kao慮lv功gong能neng實shi現xian,需xu要yao多duo想xiang想xiang是shi否fou有you更geng好hao的de解jie決jue方fang案an,讓rang麵mian積ji,速su度du,功gong耗hao表biao現xian更geng佳jia才cai是shi上shang策ce。當dang然ran這zhe也ye是shi優you秀xiu的de工gong程cheng師shi和he平ping庸yong的de工gong程cheng師shi設she計ji出chu來lai的de產chan品pin會hui有you巨ju大da的de差cha異yi。
在芯片設計中,大家通常都會注意到幾個重要的指標:
速度:電路可以跑多少MHz的時鍾頻率,一般來說,速度越快,能處理的數據量就越多,性能越好。
麵積:電路的物理實現需要占用矽片的麵積,占用的麵積越小,成本越低。
功耗:電路工作所消耗的能量,功耗越低,芯片越省電,發熱量 也越低,能耗低,環保。
書本上說,速度、麵積、功耗是互相牽製的,在相同的製造工藝(製程)條件下,一般來說,速度越快,晶體管尺寸越大,麵積就越大,功耗也越高。
為了降低功耗,可以降低芯片的工作速度,讓時鍾的跳變頻率變慢。
為了降低成本,減小芯片麵積,可以采用麵積比較小(W比較小)的晶體管,由於電流和W成正比,因此麵積減小,速度會變慢。(為了即減小麵積,同時提高速度,則必須讓L變小,也就是提升製程,65nm換成45nm,45nm換成28nm等等)
為了提高速度,我們需要加大充電電流,加大電流,必然導致功耗增加。(為了不增加電流而提高速度,必須減少電容,或者降低充電電壓,這兩個動作也是靠工藝水平的提升來實現,比如45nm換成28nm工藝)
請大家注意,上麵的速度、麵積、功耗的折中和互相牽製是建立在相同製程,相同的IP Vendor,以及相同的電路條件下。我想要提醒的是,如果不滿足這3個條件,這3個因素可能不是折中的關係,有可能會出現速度慢,麵積大,功耗也高的情況。說明如下:
1 )在相同的工藝製程,相同的IP Vendor(包括相同的標準單元)條件下,同一個功能,不同的電路實現方案,有可能會出現方案A比方案B麵積大,速度慢,功耗高。舉例說明:
實現一個6分頻電路:
方案A:


方案B:


上麵的電路,功能一模一樣,都實現了時鍾6分頻。方案A的使用了加法, 方案B采用了循環移位。很明顯,
# 加法比移位的邏輯電路多,方案A的麵積比方案B大;
# 加法需要的邏輯路徑長,因此方案A的最快工作頻率低於方案B
# 方案B邏輯少,數據變化產生的節點電壓變化少,並且,方案B類似格雷碼,觸發器的跳變次數也比方案A要少,因此方案B的功耗小。
綜上所述,方案A比方案B,麵積大,速度慢,功耗高。徹底的完敗。
因此,在實際電路設計中,不要僅僅考慮功能實現,需要多想想是否有更好的解決方案,讓麵積,速度,功耗表現更佳;優(you)秀(xiu)的(de)工(gong)程(cheng)師(shi)和(he)平(ping)庸(yong)的(de)工(gong)程(cheng)師(shi)設(she)計(ji)出(chu)來(lai)的(de)產(chan)品(pin)會(hui)有(you)巨(ju)大(da)的(de)差(cha)異(yi),競(jing)爭(zheng)力(li)體(ti)現(xian)在(zai)人(ren)才(cai)的(de)智(zhi)慧(hui)上(shang),聰(cong)明(ming)的(de)大(da)腦(nao)在(zai)芯(xin)片(pian)設(she)計(ji)中(zhong)至(zhi)關(guan)重(zhong)要(yao)。我(wo)們(men)每(mei)個(ge)設(she)計(ji)工(gong)程(cheng)師(shi)都(dou)要(yao)力(li)爭(zheng)成(cheng)為(wei)智(zhi)慧(hui)的(de)工(gong)程(cheng)師(shi)。
2)同樣的數字電路,選擇不同的標準單元庫,有可能會出現標準單元庫A的實現, 比標準單元庫B的de實shi現xian麵mian積ji大da,功gong耗hao大da,速su度du也ye慢man。可ke以yi參can考kao上shang麵mian的de解jie釋shi,因yin為wei不bu同tong的de標biao準zhun單dan元yuan庫ku是shi不bu同tong的de人ren設she計ji出chu來lai的de,也ye有you聰cong明ming和he平ping庸yong之zhi分fen。即ji使shi同tong一yi個ge Vendor的不同標準單元庫,也可能會發現新的改進庫比原來的麵積,速度,功耗都要優。模擬IP也如此,不同的Vendor有差異。 由於IP 庫的差異,對設計工程師提出了更多要求,要求芯片設計者能夠甄別比較優秀的IP,從而提升產品的整體競爭力。IP如果選擇了比較平庸的,將來產品的競爭力 就會大打折扣。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 矽典微ONELAB開發係列:為毫米波算法開發者打造的全棧工具鏈
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
Future
GFIVE
GPS
GPU
Harting
HDMI
HDMI連接器
HD監控
HID燈
I/O處理器
IC
IC插座
IDT
IGBT
in-cell
Intersil
IP監控
iWatt
Keithley
Kemet
Knowles
Lattice
LCD
LCD模組
LCR測試儀
lc振蕩器
Lecroy
LED
LED保護元件
LED背光



