低功率 IQ調製器的基帶設計實例
發布時間:2020-08-01 責任編輯:lina
【導讀】運用仿真來驗證濾波器設計,和通過把差分放大器用於基帶驅動來降低DC失調,另外還提供了一些旨在幫助完成設計的其他各種技巧。如欲產生複合調製,則需要兩個相同的通道 (I 和 Q)。為簡單起見,這裏僅示出了一個通道。
引言
在 2015 年 11 月的 LT Journal 中對這款基本的低功率調製器做了描述。在這篇博客帖子中,我們將說明怎樣實現以下目標:
運用仿真來驗證濾波器設計,和通過把差分放大器用於基帶驅動來降低DC失調,另外還提供了一些旨在幫助完成設計的其他各種技巧。如欲產生複合調製,則需要兩個相同的通道 (I 和 Q)。為簡單起見,這裏僅示出了一個通道。
調製參數
在本設計實例中,係統規格指標如下:
符號率 = 30 ksps
數字濾波器 = 0.35
下一步是確定基帶濾波器要求:
總的信號 BW = 30 * 1.35 = 40.5kHz,這對於每個 I 和 Q 通道即為 20.25kHz。這決定了濾波器通帶。
濾波器阻帶要求在很大程度上由 DAC 更新速率決定,在該場合中為 240ksps,即每個符號 8x 插值。
現在讓我們快進到完整的電路,然後再做描述。請注意:為簡單起見,僅示出了兩個相同的通道 (I 和 Q) 之一。

圖 1:基帶驅動電路把單端 DAC 轉換至差分。推薦采用無源 DAC 重構濾波器以實現低噪聲。
DAC 輸入和基準
差分 DAC 輸出是更可取的。但是,當采用單電源、單端 DAC 輸出時,則一個固定 Vref 變得必不可少,它可以來自第三個 DAC,或來自信號 DAC 的 VREF。Vref 就是 DAC 的零基準,而且它能在 I 和 Q 通道之間共用,但是應確保其為低源阻抗,以在 I 和 Q 通道之間實現串擾的最小化。如有必要,可利用一個 LTC6246 電壓跟隨器對 VREF 進行緩衝。
在該例中,單端 I 和 Q DAC 針對 0 至 +1.024V 輸出進行配置。請注意,應對 DAC 數字驅動進行調整以使用所有可用的 DAC 位,但是絕對不要觸及全標度極端值。
任選的電阻器 R5 和 R6 的選擇以實現從 DAC 吸收低平均 DC 電流為目標。在本實例中,輸入共模電壓被下拉至 0.512V,以與 DAC 輸出電壓範圍的中心相匹配。
單端至差分驅動器
與單端基帶驅動截然不同,采用差分基帶信號來驅動調製器是高度可取的。差分驅動可提供高 6dB 的 RF 輸出功率和最低的誤差矢量幅度 (EVM)。
另外,選擇一個具差分輸入和輸出的放大器還可簡化設計,這是因為:
設計對稱性減少了輸出 DC 失調誤差,這降低了 LO 饋通 (LOFT) 並改善了調製準確度。
輸出共模電壓 (VOCM) 可單獨地變更以滿足調製器的要求,而且 增益可以單獨地變更,並不會影響 VOCM。

圖 2:差分驅動器通過提供增益和輸出共模電壓的單獨調整簡化了設計。
針對該應用選擇了 LTC6362,因為該器件僅吸收 1mA 的電源電流,而且噪聲相當低。對於那些基帶信號源具有低接近噪聲密度 (這意味著一個非常高階數的基帶數字濾波器與高分辨率 DAC 一起使用) 的設計,低的放大器噪聲是很重要。我們不望放大器使該接近信噪 (S/N) 比指標出現任何劣化。
電容器 C10 和 C11 的選擇旨在削減高頻 (HF) 噪聲,同時在極高的基帶頻率下產生可忽略的 (<0.1dB) 幅度誤差。LTspice 仿真對於該目的是相當有用的。
DAC LC 重構濾波器
DAC 重構濾波器對於使 DAC 階梯狀輸出平滑是很重要的,它可減少高頻奈奎斯特鏡像。另一個重要功能是最大限度地降低調製器輸出端上的寬帶噪聲層。

圖 3:LC 重構濾波器。該設計針對的是 266Ω 信號源和負載終端。
采用傳統的濾波器設計 CAD 工具來合成用於設計的 LC 元件值。為獲得最佳的調製準確度,應選擇針對線性相位的貝塞爾 (Bessel) LPF 響應。在本例中,-3dB 拐角被置於 50kHz,這適合於高達 ~30ksps 的符號率。
DAC 鏡像雜散信號的幅度 (相對於期望信號) 可利用 SIN(x) / x (式中的 x = π f / fCLK) 來估算。對於該設計的頻率計劃,我們可預期在 220kHz 實現 25dB 的鏡頻衰減。把 DAC LC 重構濾波器在 220kHz 提供的衰減 (45dB) 加至此衰減,旨在估算 70dB 的總奈奎斯特鏡頻抑製。
獲得 VOCM 源
當 VCC 處於良好調節狀態時,可采用一個簡單的 VCC 電阻分壓器獲得 VOCM。在其他情況下,從一個支持低至 1µA 電阻分壓器電流的可調型 LT3009 電壓穩壓器高效地獲得 VOCM。適當的 VOCM 電壓對於建立正確的 IQ 調製器工作點是不可或缺的。

圖 4:簡單的 LT3009 可提供良好調節的低噪聲 Vocm,且消耗的電流極小。
請注意,LTC6362 具有一個位於 VCC/2 的內部 VOCM 分壓器,因此每當 VCC 超過 2.8V 時 VOCM 都需要進行一些下拉以保持在 1.4V。這就是布設 R3 的目的。
增益調節
通常,對於許多 LTC5589 和 LTC5599 應用來說,大約 330mVRMS (在 IQ 調製器的 I 和 Q 輸入端上進行差分測量) 的差分驅動電平是一個良好的起點。由於 LC 濾波器損耗的原因,至 LC 濾波器輸入的驅動電平通常略高 (在每個差分放大器輸出端上約為 358mVRMS)。應使用一台頻譜分析儀以確認實現了期望的調製器 RF 輸出頻譜純度。
以較高的 VRMS 驅動 IQ 調製器可提供較高的輸出功率,或以較低的 VRMS 進行驅動以實現較低的互調失真 (IMD) 和更好的調製準確度。放大器反饋電阻器可以針對該目的進行調整。
仿真結果
濾lv波bo器qi合he成cheng應ying該gai已yi經jing是shi正zheng確que的de。然ran而er,由you於yu濾lv波bo器qi設she計ji必bi須xu從cong單dan端duan轉zhuan換huan至zhi差cha分fen,因yin此ci為wei設she計ji誤wu差cha的de混hun入ru提ti供gong了le一yi些xie空kong檔dang。另ling一yi個ge誤wu差cha來lai源yuan可ke以yi是shi放fang大da器qi中zhong的de延yan遲chi,對dui於yu較jiao高gao的de符fu號hao率lv,它ta將jiang變bian成cheng一yi個ge因yin素su。快kuai速su LTspice 仿真對於驗證這兩個誤差來源均處於良性狀態會有所幫助。
首先,我們分別察看通帶和阻帶響應:

圖 5:總體電路通帶響應。這裏,我們尋求的是在最高信號頻率 (在本例中為 20.25kHz) 下實現最小的增益滾降和群延遲變化。
請注意,20.25kHz 最高信號頻率下的響應性能下降僅為 0.5dB。低於 1dB 是一個良好的目標。而且,群延遲如此平坦以至於您將需要采用差值光標在上麵的仿真圖上測量它。它僅為 3.7ns,與 1/30k (即 33.3µs) 的符號周期相比是可以忽略不計的。小於一個符號周期的百分之幾是不錯的目標。由於采用了 Bessel 濾波器,因此群延遲變化在該場合中是非常好的。

圖 6:總體電路阻帶響應。這裏,我們尋求的是在奈奎斯特鏡頻 (在該設計實例中為 220kHz) 下實現足夠的衰減。
在本例中,我們發現在鏡頻條件下的衰減為 46dB。與 25dB sin(x) / x 相組合,那就是 71dB。這裏,良好的目標是達到約 70dB 或更佳的水平。對於空中傳遞的應用,監管機構的要求在其中是起作用的。
請注意,濾波器元件損耗會不那麼容易準確地仿真。它們的影響在下一個主題中將是很明顯的。
測試結果
對於數字調製,調製器準確度的終極測試是 EVM。

圖 7:LTC5599 0.8% rms 的 EVM 測量結果與預期相吻合。所有的 SPI 寄存器均位於默認值 (被設定在 450MHz 的 LO 頻率除外)。
考慮到該係統采用的是 8 位 DAC,因此 EVM 測量值在 0.8% 左右是不足為奇的,因為從根本上說這大概是可獲得的最佳結果 (鑒於有效位數 [ENOB] 將小於 8 位):

圖 8:要求提供免費的淩力爾特準確度轉換器!在該場合中,它說明了 DAC 有效分辨率會怎樣限製調製準確度。
EVM 測試結果與先前公布的測量結果相吻合,而且對於大多數數字調製應用來說肯定是足夠好了。
進一步的 EVM 改善將需要更多的 FIR 濾波器抽頭、更高分辨率的 DAC、也許還包括某種針對 sin(x) / x 滾降和 DAC 重構濾波器滾降的數字濾波器補償。

圖 9:在 -4dBm 輸出功率下的 RF 輸出頻譜。請注意,最差 DAC 鏡頻抑製度約為 -70dBc,對於大多數應用而言足夠好了。
察看一下輸出頻譜,接近噪聲頻譜密度由若幹因素決定:FIR 濾波器階數、LO 相位噪聲和調製器驅動電平。
結論
本篇博客舉例說明了針對利用 LTC5599 和 LTC5589 等低功率 IQ 調製器的詳細設計方法。如在這裏用實例介紹的那樣,為了獲得最高的調製準確度、最低的噪聲和最低的 DC 功耗,設計師必須謹慎地考慮每個電路功能塊。
(轉載自:電子發燒友,來源:ADI,作者:Bruce Hemp)
免責聲明:本文為轉載文章,轉載此文目的在於傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請電話或者郵箱聯係小編進行侵刪。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索




