DC/DC變換器FB分壓電阻設計
發布時間:2023-05-19 來源:芯源係統 責任編輯:wenwei
【導讀】在 DC/DC 變換器中,反饋 (FB) 分壓電阻的規格常給設計人員帶來各種設計挑戰,例如如何確定所需的電阻或調節參數(如輸出電壓、上分壓電阻或下分壓電阻)。 圖 1 顯示了 FB 上/下分壓電阻的各種幅度組合。
圖 1:FB 上/下分壓電阻的各種幅度組合
本文將探討 FB 分壓電阻的設計規範,包括待機功耗、輸出電壓精度和環路特性。
待機功耗
圖 2 顯示了具有低靜態電流 (IQ) 的 DC/DC 變換器,其 FB 分壓電阻在不同數量級下帶來的效率差異。以 MPQ4430 為例,R1 和 R2 是其分壓電阻。
圖 2:R1 和 R2 數量級不同帶來的效率差異
優化待機功耗,尤其是對電池供電產品,可以按比例增大 DC/DC 變換器的 FB 分壓電阻值。
輸出電壓精度
增大 FB 分壓電阻的阻值,可以降低待機功耗。
FB 是運算放大器(op amp)的負輸入端,它會汲取一定的電流。當 FB 電流(IFB)在分壓網絡中占比較小時,IFB 可忽略不計;當其占比較大,即分壓電阻選值較大時,IFB 就不容忽視(見圖 3)。
圖 3:FB 電流在分壓網絡中的占比
如圖 4 所示,當實際輸出電壓 (VOUT) 由於 IFB 的存在而超過預設值時,會降低電壓精度。
圖 4:計算輸出電壓精度
因此,建議選擇合適的阻值,使流經分壓電阻的電流超過 IFB 的 50 倍。
環路特性
FB 電阻還會影響芯片內部的環路特性。當反饋網絡隻是單電阻的情況時,電壓型運放,誤差放大器增益與上分壓電阻 R1 有關,在動態負載對紋波有要求的場景,我們可以調整 R1 阻值做進一步優化。
圖5: 電壓模式運放
在電流模式運放中,運放增益 (GEA(S)) 與 R1 / R2 值沒有直接關係,但與兩個電阻的比值有關。圖 6 所示為電流模式運放。
圖 6:電流模式運放
對於不同的 VOUT 場景(1V、1.2V、1.8V、2.5V、3.3V 或 5V),建議保持上分壓電阻的阻值不變,隻調節下分壓電阻的阻值,以獲得近似的環路特性(見圖 7)。
圖 7:根據輸出電壓的不同調整下分壓電阻的阻值
確定 FB 分壓電阻值後,還需要注意 FB 引腳的接線。FB 是容易耦合噪聲的高阻抗引腳。在實際應用中,常見到 R1、R2 放在輸出電容端,這導致 FB 走線較長。這段 FB 走線充當了天線,更易耦合非實反饋,繼而導致 VOUT 變化或不穩(見圖 8)。
圖 8:長 FB 走線更易耦合非實反饋
在電路布線設計中,FB 走線應盡量短,R1、R2 應盡量靠近 IC 的 FB 引腳放置;但 VOUT 輸出直流電平,抗幹擾能力強,所以可采用長走線(圖 9)。
圖 9:電路走線中的短 FB 走線
一般在輸出電流(IOUT)隻有幾個安培時,R2 的接地可以靠近芯片地。但當 IOUT 超過 10A 時,由於接地線上的敷銅有限,地線上的電壓會損失,導致實際 VOUT 低於預設電壓。在這種情況下,建議使用遠程采樣(見圖 10)。
圖10:遠程采樣/p>
結語
要優化 DC/DC 變換器 中 FB 分壓電阻的 FB 布線,首先要保持第一個電阻走線盡可能地短,並在同一側直接連接第二個電阻。同時確保沒有幹擾源,如開關、電感、噪聲地等。
免責聲明:本文為轉載文章,轉載此文目的在於傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請聯係小編進行處理。
推薦閱讀:
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall




