還在為用氮化镓設計高壓電源犯難?試試這兩個器件
發布時間:2023-04-23 來源:DigiKey 責任編輯:wenwei
【導讀】麵對社會和監管要求,電源效率一直是電子係統的優先事項。特別是對於從電動汽車 (EV) 到高壓通信和工業基礎設施的應用,電源轉換效率和功率密度是設計成功的關鍵。
為了滿足這些要求,開關模式電源係統的設計者需要從使用傳統的矽 (Si) 基金屬氧化物場效應晶體管 (MOSFET) 和絕緣柵雙極晶體管 (IGBT) 轉為使用其它器件,因為矽器件正在迅速接近其理論極限。
因此設計者需要考慮基於寬帶隙 (WBG) 材料的器件,如氮化镓 (GaN)。GaN 器件的開關速度比矽器件快,能處理更高的電壓和功率水平,在既定功率水平下體積小得多,而且運行效率高得多。
本文將探討氮化镓場效應晶體管 (GaN FET) 的基本原理,展示其在開關模式電源電路中相對於傳統矽器件的優勢,介紹Nexperia的實際案例,並對其應用進行了討論。
01 GaN FET 基礎知識
電源轉換電路的基本元件是高壓半導體開關。設計人員一直專注於通過以下方式提高這些器件的性能:tongguojianshaodaotongzhuangtaixiadechuanliandianzulaijianshaochuandaosunhao,tongguotigaozhuanhuansudulaijianshaokaiguansunhao,yijijianshaojishengxiaoyingdeng。zongdelaishuo,zhexieshejigongzuoduigui MOSFET 和 IGBT 來說是成功的,但隨著這些器件的運行速度達到其理論極限,改進的速度也在減緩。
因此,在過去的幾年裏,使用碳化矽 (SiC) 和 GaN 的 WBG(寬帶隙)器件已經推出,並達到了批量生產的程度。這些器件提供了更高的工作電壓範圍、更快的開關時間和更高的效率。
半導體的帶隙是激發電子使之從束縛狀態釋放到自由狀態以進行導電所需的最小能量(表 1)。
表 1:區分寬帶隙半導體(如 GaN 和 SiC)與矽半導體的關鍵屬性摘要。(表格來源:Art Pini)
用寬帶隙半導體製造的器件相比傳統半導體材料(如矽)具有更高的工作電壓、頻(pin)率(lv)和(he)溫(wen)度(du)。更(geng)寬(kuan)的(de)帶(dai)隙(xi)對(dui)於(yu)允(yun)許(xu)器(qi)件(jian)在(zai)更(geng)高(gao)的(de)溫(wen)度(du)下(xia)工(gong)作(zuo)尤(you)為(wei)重(zhong)要(yao)。耐(nai)高(gao)溫(wen)意(yi)味(wei)著(zhe),在(zai)正(zheng)常(chang)條(tiao)件(jian)下(xia)這(zhe)些(xie)器(qi)件(jian)可(ke)以(yi)在(zai)更(geng)高(gao)的(de)功(gong)率(lv)水(shui)平(ping)上(shang)運(yun)行(xing)。具(ju)有(you)較(jiao)高(gao)臨(lin)界(jie)電(dian)場(chang)和(he)較(jiao)高(gao)遷(qian)移(yi)率(lv)的(de)寬(kuan)帶(dai)隙(xi)半(ban)導(dao)體(ti)具(ju)有(you)最(zui)低(di)的(de)漏(lou)源(yuan)導(dao)通(tong)電(dian)阻(zu) (RDS(ON)),從而減少了傳導損耗。
大多數寬帶隙材料也有很高的自由電子速度,這使它們能夠以更高的開關速度工作。
GaN 和 SiC 屬複合半導體,與帶隙為 1.12 電子伏特 (eV) 的矽相比,其帶隙分別為 3.4 eV 和 3.3 eV,高出約三倍。這意味著兩者都能支持更高的電壓和更高的頻率。
GaN 更高的電子遷移率使之更適合於高性能、高頻率應用。GaN 功率FET 實shi現xian了le更geng快kuai的de開kai關guan速su度du和he更geng高gao的de工gong作zuo頻pin率lv,從cong而er改gai善shan了le信xin號hao控kong製zhi,實shi現xian了le截jie止zhi頻pin率lv更geng高gao的de無wu源yuan濾lv波bo器qi設she計ji,並bing降jiang低di了le紋wen波bo電dian流liu。這zhe樣yang就jiu可ke以yi使shi用yong更geng小xiao的de電dian感gan、電容和變壓器,從而減少了整體尺寸和重量。
GaN FET 被稱為高電子遷移率晶體管 (HEMT)。高電子遷移率是 FET 結構的一個功能(圖 1)。
圖 1:基於矽基底的 GaN FET 橫截麵圖。(圖片來源:Nexperia)
GaN FET 利用的是現有的矽 CMOS 生產設施,因此性價比高。在純 GaN 層生長之前,通過沉積種子層和作為隔離層的氮化镓鋁 (AlGaN) 緩變層(圖中未顯示),在矽基底上形成氮化镓層。第二個 AlGaN 層則沉積在 GaN 層上麵。這樣就建立了壓電極化,緊接著在 AlGaN 下麵產生過量的電子,這是一個高度導電的通道。這種過量的電子稱為二維電子氣 (2DEG)。這個名字反映了在該層中有非常高的電子遷移率。
柵極下麵形成了一個耗盡區。柵極的操作類似於一個 N 溝道、增強模式功率矽 MOSFET。在該器件柵極施加一個正電壓即可導通。
重複多次這種結構,即可形成一個電源器件。最終形成一個絕對簡單、優雅的高性價比電源開關解決方案。
為了讓器件電壓更高,可增加漏極和柵極之間的距離。由於GaN 2DEG 的電阻率非常低,與矽器件相比,增加阻斷電壓能力對導通電阻的影響要小得多。
GaN FET 的工作模式可以構造為兩種配置,即增強模式或耗盡模式。增強模式 FET 是常閉的,因此必須在柵極上施加相對於漏極/源極的正電壓,以使 FET 導通。耗盡型 FET 是常開的,因此必須施加相對於漏極/源極的負柵極電壓來關斷 FET。耗盡型 FET 在電源係統中是有問題的,因為在給係統通電之前,必須對氮化镓耗盡型 FET 施加負偏壓。
解決這個問題的一個方法是將低壓矽 FET 與耗盡型 GaN FET 組合在一個共源共柵放大電路配置中(圖 2)。
圖 2:低壓矽 MOSFET 與耗盡型GaN FET 的共源共柵配置,會使矽柵結構的穩健性與 GaN 器件的高壓時鍾特性得到改善,並且使用耗盡型 GaN FET 時讓複合器件在上電時關斷。(圖片來源:Nexperia)
該共源共柵放大電路采用了 Si MOSFET 柵極結構,其優點是與現有的 MOSFET 柵極驅動器 IC 相匹配的柵極驅動極限更高,而且耗盡型 GaN FET 在上電時是關斷的。
GaN FET 的主要特點之一就是其高效率。這是由於:低串聯電阻降低了傳導損耗;它們的開關速度較快,降低了開關損耗;以及它們的反向恢複電荷較少,這也是它們的反向恢複損耗較低的原因。
使用常見的半橋升壓轉換器拓撲時,可以比較 GaN FET 和 Si MOSFET 的效率差異(圖 3)。
圖 3:圖示為一個半橋升壓轉換器的原理圖,用於比較 Si MOSFET 和 GaN FET 的效率,通過用每種類型器件替換晶體管 Q1 和 Q2 即可。(圖片來源:Nexperia)
升壓轉換器的輸入電壓為 240 伏,輸出電壓為 400 伏,開關頻率為 100 千赫(kHz)。在最高 3500 瓦的功率範圍內比較了它們的效率和損失(圖 4)。
圖 4:在一個相同的電路中,對 GaN FET 和 Si MOSFET 的效率和功率損耗進行比較,顯示了 GaN FET 的優勢。(圖片來源:Nexperia)
與 MOSFET 相比, GaN FET 的工作效率高約 20%,功率損耗低約 3 倍。在 2000 瓦時,MOSFET的損耗約為 62 瓦;在 GaN FET 中,損耗僅為 19 瓦。這意味著冷卻係統可以更小,從而提高升壓轉換器的體積效率。
不太明顯的是,由於GaN FET 的最大電壓限製較高,因此測量功率幾乎進行到了3500 瓦。因此,GaN FET 具有絕對優勢。
02 用氮化镓啟動高壓器件設計
對於更高的電壓應用,Nexperia 提供了兩種 650 伏的 GaN FET:GAN063-650WSAQ 和 GAN041-650WSBQ。兩者均為常閉型 N 溝道場效應管。GAN063-650WSAQ 處理的額定最大漏源電壓為 650 伏,可承受 800 伏的瞬態(脈衝寬度小於一微秒)。其額定漏電流為 34.5 安培 (A),在 25℃ 時的功率耗散為 143 瓦。漏源導通電阻通常為 50 毫歐 (mΩ),最大極限為 60 mΩ。
GAN041-650WSBQ 具有相同的 650 伏額定最大漏源電壓和 800 伏瞬態極限電壓。其不同之處在於,在室溫下可以處理 47.2 A 的最大漏電流和 187 瓦的最大功率耗散。其典型的通道電阻為 35 mΩ,最大為 41 mΩ。
圖 5 顯示了在半橋配置中使用 GAN063-650WSAQ 的 Nexperia 參考設計。
圖 5:使用 GAN063-650WSA GaN FET 的半橋功率級的推薦設計。該原理圖隻顯示了 FET 驅動器和半橋輸出級以及相關元件。(圖片來源:Nexperia)
該原理圖顯示了 Si8230 高/低雙隔離柵極驅動器,可用於驅動 GaN FET 的柵極。該柵極驅動器的輸出通過一個 30 Ω 的柵極電阻器連接到柵極,這是所有 GaN 器件都需要的。柵極電阻器控製柵極電容的充電時間,影響動態開關性能。FET 漏極和源極之間的 R-C 網絡也有助於控製開關性能。GaN FET 的柵極驅動電平在 0 和10 至 12 伏之間。
GaN FET 的高開關速度(通常在 10 至 11 納秒 (ns) 範圍內)需要精心布局,以盡量減少寄生電感,並使用 RC 吸收電路來抑製電壓和電流瞬變引起的瞬時振蕩。在設計中,高壓電源和地之間要設置多個 RC 吸收電路(R17 至 19 和 C33 至 35)。吸收電路減少了因GaN FET 和旁路網絡的相互作用引起的瞬時振蕩。吸收電路連接應盡可能靠近高壓側 FET 的漏極。它們采用表麵貼裝電阻器和低有效串聯電阻 (ESR) 陶瓷電容器,以盡量減少引線電感。
由 R4、D1、C12和 C13組成的元件網絡是高壓柵極驅動器的自舉電源。D1應該是一個快速、低容二極管,因為其結電容會造成開關損耗。R4限製浪湧充電電流;數值在 10 至 15Ω 之間效果為佳。
03 結語
從(cong)電(dian)動(dong)汽(qi)車(che)到(dao)通(tong)信(xin)和(he)工(gong)業(ye)基(ji)礎(chu)設(she)施(shi),人(ren)們(men)對(dui)更(geng)高(gao)電(dian)力(li)轉(zhuan)換(huan)效(xiao)率(lv)和(he)更(geng)高(gao)功(gong)率(lv)密(mi)度(du)的(de)需(xu)求(qiu)不(bu)斷(duan)增(zeng)加(jia),這(zhe)就(jiu)要(yao)求(qiu)從(cong)傳(chuan)統(tong)矽(gui)結(jie)構(gou)器(qi)件(jian)轉(zhuan)而(er)使(shi)用(yong)其(qi)他(ta)材(cai)料(liao)器(qi)件(jian)。綜(zong)上(shang)所(suo)述(shu),氮(dan)化(hua)镓(jia)場(chang)效(xiao)應(ying)晶(jing)體(ti)管(guan) (GaN FET) 通過提供更高的工作電壓、更geng快kuai的de開kai關guan速su度du和he更geng高gao的de效xiao率lv,為wei下xia一yi代dai設she計ji提ti供gong了le一yi條tiao出chu路lu。現xian成cheng即ji用yong的de元yuan器qi件jian,加jia上shang某mou些xie參can考kao設she計ji支zhi持chi,將jiang幫bang助zhu設she計ji者zhe將jiang項xiang目mu快kuai速su啟qi動dong並bing使shi之zhi運yun轉zhuan。
小編的話
GaN已經在PD快充這類設計中得到廣泛應用,並正在向數據中心服務器和汽車等工業領域拓展。提高工作電壓有利於GaN器件擴展其應用範圍,相信本文介紹的GaN FET器件在高壓電源中的應用和設計方法,能夠給大家帶來有益的參考。
免責聲明:本文為轉載文章,轉載此文目的在於傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請聯係小編進行處理。
推薦閱讀:
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 矽典微ONELAB開發係列:為毫米波算法開發者打造的全棧工具鏈
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall




