如何降低DDR4係統功耗?PSOD輸出藏貓膩
發布時間:2017-03-24 責任編輯:susan
【導讀】DDR4是JEDEC組織關於DRAM器件的下一代標準。DDR4主要是針對需要高帶寬低功耗的場合。這些需求導致了DDR4芯片引入了一些新的特點,這些新的特點,導致在係統設計中,引入一些新的設計需求。
DDR4的I/O架構稱為PSOD(Pseudo Open Drain),這個新的設計,將會帶來接收端功耗的變化,以及Vref電平的差異。接下來的將會討論PSOD輸出和上一代DDR3標準的差異。
POD vs STLL
驅動DRAM工業發展的一個主要市場需求是對內存器件的低功耗要求。介於這個原因,DDR4引入了一個新的IO驅動標準,成為PSOD(Pseudo Open Drain)。在PSOD裏,接收端將信號端接到軌電壓(VDD),而不是軌電壓的一半(VDD/2)。

為了直觀的看出端接方式的差異對總的功耗的影響,下麵分別比較了在輸出高和低得情況下,DDR4/DDR3的電流流向。
當輸出為低時,SSTL/POD的都會有電流流過。實際上,POD的拉電流會比SSTL稍大,因為其端接的軌電壓,而SSTL的端接到軌電壓的一般。這個也是為什麼DDR4的軌電壓選用了一個稍微低一點的電平。

主要的區別在於輸出高電平時。SSTL電平將會繼續有消耗電流,並且電流大小和輸出低電平的時候一致。POD在輸出高電平時,沒有工作電流。

所以,一個降低DDR4係統功耗的方法是,盡量加大DDR4輸出高的數量。這個就是為什麼DDR4中多了“DBI管腳”。舉個例子,當8bit lane中有至少有5個DQ都是低時,所有的Bit將會被翻轉,並且DBI(Data Bus Inversion)置低,用來指示數據線的反轉。通過這個方法,總共9個信號中(8個DQ和1個DBI),總有至少5個是被驅動為高電平。如果原始的數據中有4個或者更多的信號被驅動為高時,那麼DBI信號也將會設為高,同樣,還是9個裏麵至少有5個為高。這樣的話,在每一個數據傳輸的過程中,都是至少有5/9的數據是高電平,可以在一定程度上降低了功耗。

特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 矽典微ONELAB開發係列:為毫米波算法開發者打造的全棧工具鏈
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
微波功率管
微波開關
微波連接器
微波器件
微波三極管
微波振蕩器
微電機
微調電容
微動開關
微蜂窩
位置傳感器
溫度保險絲
溫度傳感器
溫控開關
溫控可控矽
聞泰
穩壓電源
穩壓二極管
穩壓管
無焊端子
無線充電
無線監控
無源濾波器
五金工具
物聯網
顯示模塊
顯微鏡結構
線圈
線繞電位器
線繞電阻



