PCB高速信號完整性整體分析設計
發布時間:2012-02-22
中心議題:
- 板上高速信號分析
- 印製板信號完整性整體設計
- 時鍾信號阻抗匹配
信號完整性問題是高速PCB設計者必需麵對的問題。阻抗匹配、合理端接、正zheng確que拓tuo撲pu結jie構gou解jie決jue信xin號hao完wan整zheng性xing問wen題ti的de關guan鍵jian。傳chuan輸shu線xian上shang信xin號hao的de傳chuan輸shu速su度du是shi有you限xian的de,信xin號hao線xian的de布bu線xian長chang度du產chan生sheng的de信xin號hao傳chuan輸shu延yan時shi會hui對dui信xin號hao的de時shi序xu關guan係xi產chan生sheng影ying響xiang,所suo以yiPCB上的高速信號的長度以及延時要仔細計算和分析。
運用信號完整性分析工具進行布線前後的仿真對於保證信號完整性和縮短設計周期是非常必要的。在PCB板子已焊接加工完畢後才發現信號質量問題和時序問題,是經費和產品研製時間的浪費。
1板上高速信號分析
我們設計的是基於PowerPC的主板,主要由處理器MPC755、北橋MPC107、北橋PowerSpanII、VME橋CA91C142B等一些電路組成,上麵的高速信號如圖2-1所示。

板上高速信號主要包括:時鍾信號、60X總線信號、L2Cache接口信號、Memory接口信號、PCI總線0信號、PCI總線1信號、VME總線信號。這些信號的布線需要特別注意。
由於高速信號較多,布線前後對信號進行了仿真分析,仿真工具采用Mentor公司的Hyperlynx7.1仿真軟件,它可以進行布線前仿真和布線後仿真。
2印製板信號完整性整體設計
2.1層疊結構
在傳輸線(PCB走線)中的磁力線是沿逆時針方向的,如果把RF返回路徑與對應的源路徑平行並且與其靠近,在返回路徑中的磁力線(延逆時針方向的場),相對於源路徑中的磁力線(順時針方向的場),將(jiang)是(shi)相(xiang)反(fan)的(de)方(fang)向(xiang)。這(zhe)樣(yang)順(shun)時(shi)針(zhen)場(chang)和(he)逆(ni)時(shi)針(zhen)場(chang)可(ke)以(yi)抵(di)消(xiao)。如(ru)果(guo)源(yuan)和(he)返(fan)回(hui)路(lu)徑(jing)之(zhi)間(jian)的(de)磁(ci)力(li)線(xian)被(bei)消(xiao)除(chu)或(huo)減(jian)小(xiao),那(na)麼(me)除(chu)了(le)在(zai)走(zou)線(xian)附(fu)近(jin)極(ji)小(xiao)的(de)麵(mian)積(ji),輻(fu)射(she)或(huo)傳(chuan)導(dao)的(de)RF電(dian)流(liu)就(jiu)不(bu)存(cun)在(zai)了(le)。多(duo)層(ceng)印(yin)製(zhi)板(ban)可(ke)以(yi)實(shi)現(xian)通(tong)量(liang)最(zui)小(xiao)化(hua),這(zhe)是(shi)采(cai)用(yong)多(duo)層(ceng)電(dian)路(lu)板(ban)的(de)原(yuan)因(yin)之(zhi)一(yi)。信(xin)號(hao)層(ceng)靠(kao)近(jin)參(can)考(kao)層(ceng),信(xin)號(hao)返(fan)回(hui)路(lu)徑(jing)直(zhi)接(jie)位(wei)於(yu)信(xin)號(hao)線(xian)的(de)下(xia)方(fang),回(hui)路(lu)麵(mian)積(ji)最(zui)小(xiao),通(tong)量(liang)抵(di)消(xiao)最(zui)明(ming)顯(xian)。
為了實現通量最小化,必須實現PCBbanshangxinhaocenghecankaocengjiaocuopailie,zheyang,meigexinhaocengdouyouxianglindecankaoceng。kaolvdaobenbanshangdexinpianshuduo,tebiemiji,erqiedianqiwangluoyetebieduo,suoyicaiyongduoshaocengdePCB要仔細安排,多了或少了都不好:如ru果guo層ceng數shu太tai少shao,布bu線xian將jiang變bian得de很hen困kun難nan,甚shen至zhi可ke能neng完wan不bu成cheng布bu線xian。當dang然ran在zai布bu線xian過guo程cheng中zhong如ru果guo感gan覺jiao布bu線xian空kong間jian不bu夠gou,可ke以yi再zai增zeng加jia層ceng數shu,但dan加jia層ceng後hou要yao對dui已yi完wan成cheng的de布bu線xian做zuo許xu多duo調tiao整zheng,重zhong新xin安an排pai一yi些xie走zou線xian規gui則ze,這zhe將jiang增zeng加jia許xu多duo工gong作zuo量liang。
如果層數太多,加工成本增加,板子厚度可能失控。目前4層板的板費為0.5元/平方厘米左右,而六層板的板費為1.5元/平方厘米左右。印製板層數每增加兩層,板費要增加好幾倍。按VME64總線標準,印製板厚度應為1.6±0.2mm,即63±8mil,目前國內的印製板設備,采用的板芯一般最薄的為5mil厚,銅層厚度有0.5盎司、1.0盎司、1.5盎司等規格,如果層數太多,印製板厚度無法滿足要求。
2.2阻抗考慮
PCI2.2規範要求PCB上的信號線在未焊接器件之前的特征阻抗為60Ω-100Ω,VME64規範要求PCB上的信號線在未焊接器件之前的特征阻抗為50Ω-60Ω。按目前的集成電路生產工藝,50Ω-100Ω的阻抗是比較合適的,不同的信號有一些差別。現在比較好的PCB加工設備,能加工線寬4mil、間距4mil的印製線。根據阻抗要求和目前PCB加工設備現狀,信號線基本采用5mil線寬和5mil間距,對有些信號線的阻抗,如果層間距和印製板基材介電常數調整無法滿足要求,可以采用4mil的信號線布線。
[page]
2.3傳輸速度
PCI2.2規範要求PCB上的信號線在無負載時的傳輸速度為150ps/inch-190ps/inch。PCB上(shang)的(de)信(xin)號(hao)線(xian)在(zai)無(wu)負(fu)載(zai)情(qing)況(kuang)下(xia)的(de)傳(chuan)輸(shu)速(su)度(du)隻(zhi)與(yu)介(jie)質(zhi)材(cai)料(liao)的(de)介(jie)電(dian)常(chang)數(shu)相(xiang)關(guan),所(suo)以(yi)選(xuan)取(qu)介(jie)質(zhi)材(cai)料(liao)的(de)介(jie)電(dian)常(chang)數(shu)時(shi)除(chu)了(le)考(kao)慮(lv)它(ta)對(dui)印(yin)製(zhi)線(xian)特(te)征(zheng)阻(zu)抗(kang)的(de)影(ying)響(xiang)外(wai),還(hai)應(ying)考(kao)慮(lv)它(ta)對(dui)印(yin)製(zhi)線(xian)傳(chuan)輸(shu)速(su)度(du)的(de)影(ying)響(xiang)。
2.4整板層疊及阻抗設計
綜合以上三點,最後采用12層印製板,其中8個信號層(包括元件層),兩個地層,一個3.3V電源層,一個混合電源層(包括5V、2V、兩個2.5V)。用HyperLynx軟件優化出來的PCB層疊結構如圖2-2所示,總厚度為65.7mil,即1.67mm,滿足VME64規範要求。

3時鍾信號阻抗匹配
時鍾信號是各設備工作的基礎,所以時鍾信號的質量尤為重要,在PCB設計時要慎重對待。
板上時鍾信號很多,主要高速時鍾信號如圖2-3所示。

時鍾芯片的輸出信號阻抗一般都比較小。芯片MPC950的輸出阻抗為7ohm,芯片AV9155的輸出阻抗為10ohm。本板上的時鍾信號都是點對點連接,所以采用串行端接進行阻抗匹配電路設計。具體串連電阻的大小由HyperLynx仿真後決定。
[page]
4 L2Cache總線和60x總線信號完整性分析
本板的L2Cache總線工作頻率200Mhz,60x總線工作頻率100MHz,是板上工作頻率最高的部分。依據MPC755、MPC107、PowerSpan的芯片手冊,阻抗在50ohm~70ohm之內比較合適,按前麵層疊結構的設計,5mil的信號線寬是可以保證阻抗要求的。
因為板上這兩個總線的負載最多為2個負載,且這幾個芯片之間的距離很近,相關的PCB走線很短,所以信號時序關係一般能夠滿足要求(盡管其工作頻率很高)。下麵給出L2Cache總線上典型時鍾線、地址線以及數據線的PCB走線圖以及在HyperLynx仿真軟件的BoardSim工具下的仿真波形。MPC755、MPC107、PowerSpan和GVT71128芯片的IBIS模型均來自於芯片廠商(Motorola、TUNDRA和GALVENTECH)。



- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall



