新一代音頻DAC的架構設計
發布時間:2011-05-30
中心議題:
基於增量累加調製器(SDM)的(de)數(shu)據(ju)轉(zhuan)換(huan)器(qi)在(zai)音(yin)頻(pin)集(ji)成(cheng)電(dian)路(lu)行(xing)業(ye)已(yi)經(jing)存(cun)在(zai)很(hen)多(duo)年(nian)。增(zeng)量(liang)累(lei)加(jia)調(tiao)製(zhi)的(de)固(gu)有(you)好(hao)處(chu)意(yi)味(wei)著(zhe)它(ta)是(shi)設(she)計(ji)師(shi)在(zai)選(xuan)擇(ze)他(ta)們(men)的(de)基(ji)本(ben)設(she)計(ji)策(ce)略(lve)時(shi)最(zui)根(gen)本(ben)的(de)原(yuan)因(yin)。然(ran)而(er),盡(jin)管(guan)基(ji)本(ben)增(zeng)量(liang)累(lei)加(jia)調(tiao)製(zhi)器(qi)設(she)計(ji)的(de)基(ji)本(ben)原(yuan)理(li)的(de)建(jian)立(li)很(hen)完(wan)善(shan),實(shi)際(ji)的(de)實(shi)現(xian)在(zai)不(bu)斷(duan)的(de)發(fa)展(zhan)之(zhi)中(zhong),並(bing)不(bu)斷(duan)改(gai)善(shan)來(lai)提(ti)供(gong)性(xing)能(neng)、穩定性、尺寸和成本的最佳均衡,來滿足當前的市場需求。
本文介紹了歐勝微電子公司最新一代音頻數字-模擬轉換器(DAC)的架構,專注於設計用於消費電子應用中提供高電壓線驅動器輸出的新器件係列。
基本原理
增量累加調製器通常用複雜的術語進行描述,使用數學公式、狀態表和理論模型。盡管所有這些對於理解增量累加調製的複雜性是必要的,對於本文的目的來說關鍵是了解SDM架構的好處以及他們在音頻轉換器IC中的應用。增量累加調製的兩個基本原理是:
●過采樣
采樣過程產生量化誤差;輸出處的采樣電平和期望的輸出電平之間的差值。量化噪聲的能量取決於音頻轉換器的分辨率,分散到采樣頻率的帶寬上。
naikuisitecaiyangyuanlibiaoming,weizhunqueduiyigexinhaojinxingcongmonidaoshuziyudezhuanhuan,xinhaobixuzaixinhaozuigaopinlvfenliangdepinlvdeliangbeijinxingcaiyang。zuigaopinlvfenliangyechengweinaikuisitepinlv。duiyuyinpin,dianxingdedaikuanzai20Hz到20KHz之間,采樣頻率傾向於44.1KHz(對於CD音頻)到192kHz(DVD音頻)。
采樣頻率低於奈奎斯特頻率的兩倍,會導致混疊,輸入信號以奈奎斯特頻率附近的鏡像折疊回到音頻頻段。在SDM轉換器中,數據轉換器工作在遠遠高於奈奎斯特頻率兩倍的頻率上,通常是在最低采樣頻率的128倍~768倍。過采樣過程將量化噪聲在比其他數據轉換方法更寬的帶寬上擴散量化噪聲,因此在音頻頻段內的量化噪聲就非常少。
●噪聲整形
除了在很寬的頻譜上擴散量化噪聲外,SDM還用作低通濾波器來對輸入信號濾波,一個高通濾波器對量化噪聲濾波,將量化噪聲推倒音頻頻帶之外。對於ADC,這允許在不減少SNR的(de)情(qing)況(kuang)下(xia),轉(zhuan)換(huan)器(qi)使(shi)用(yong)更(geng)少(shao)的(de)比(bi)特(te)數(shu)。過(guo)采(cai)樣(yang)的(de)要(yao)求(qiu)意(yi)味(wei)著(zhe)增(zeng)量(liang)累(lei)加(jia)調(tiao)製(zhi)器(qi)設(she)計(ji)最(zui)適(shi)合(he)低(di)帶(dai)寬(kuan)應(ying)用(yong),例(li)如(ru)音(yin)頻(pin)數(shu)據(ju)轉(zhuan)換(huan),例(li)如(ru)音(yin)頻(pin)數(shu)據(ju)轉(zhuan)換(huan)。
設計考慮
基於SDM的架構很複雜,設計師有很多選項來針對特定應用優化他們的設計。關鍵的折中考慮階數、分辨率和架構拓撲。
增量累加調製器的階數:
一階和二階SDM本身是很穩定的,產生很大的帶內噪聲,但是具有很低的帶外噪聲。高階SDM能有條件穩定,會產生更大的帶外噪聲,因此對時鍾抖動很敏感。
歐勝微電子公司最近的DAC架構基於二階增量累加調製解調器,驅動時鍾速度很高以減少帶內噪聲,因此對於時鍾抖動不敏感。
●DAC分辨率
DAC分辨率的增加降低了量化誤差,因此改善了DAC的理論信噪比(SNR)。
對於每個比特的分辨率,理論的最大SNR近似為6xn,這裏n是比特位數。因此,24比特的音頻DAC理論的最大SNR接近144dB。歐勝公司的DAC設計是基於5比特或6比特轉換器,結合SDM架構提供最高24比特的分辨率。不同的噪聲源,包括模擬和數字噪聲,SNR不能達到理論的最大值-144dB。然而,因為設計方法改善,歐勝每一代的高性能DAC努力接近理論最大值。性能、穩定性、尺寸和成本直接受上麵的設計問題影響。
●DAC架構
可以認為典型的增量累加DAC包含下麵的要素:插入濾波器—增加有效的比特率,允許DAC對輸入信號進行過采樣。歐勝使用三階級聯積分梳狀濾波器(CIC)來對8fs~128fs的鏡像進行衰減。這種方法對於輸入采樣率若幹倍的頻率分量的衰減很大,改善了DAC對於時鍾抖動的耐受性。增量累加調製器—具有過采樣和噪聲整形優點,這對於上麵介紹的高性能音頻數據轉換來說很關鍵。數模轉換器—將SDMshuchuzhuanhuanchengmonishuchu。shiyongkaiguandianrongfangfalaijingquedikongzhishuchudianya,tongguozaoshengzhengxingqiduiyinrudezaoshengjinxinglvbo,jinyibutigaoduishizhongdoudongdemianyili。
歐勝采用的專利方法包括獨特的動態單元匹配(DEM)方案,這能使電容失配誤差最小,與其它可選的方案相比較,大大改善了DAC線性度。低通濾波器—去除任何保留的高頻分量,實現音頻信號最準確的再現。事實上,這4個單元之間不是完全孤立的模塊,在這些模塊之間處理某些功能。
●輸出電平要求
音頻DAC通常輸出一個滿刻度信號,在5V電源供電條件下,電平在1.0Vrms~1.1Vrms之間,當電源電壓為3.3V時為0.66Vrms~0.72Vrms。在主流的應用中,DAC的輸出被饋入到有源電路,它有兩個目的:
低通濾波器—它能去除在轉換過程中固有的高頻噪聲。放大器—輸出電平通常增加到2Vrms,它需要高電壓電源軌(通常在9V~12V之間)對外部電路的有源器件進行供電。它的實現有幾個原因,包括滿足行業標準、提供對噪聲的耐受性,以及滿足與音頻設備接口的事實標準。
為什麼是2Vrms呢?
各種正式的和事實的行業標準都得到了發展,這些標準要求在消費音頻設備(例如DVD刻錄機)和電視之間使用2Vrms的線電平。然而,存在一個普遍的誤解,認為信號電平必須為2Vrms加上或減去一個規定的公差。事實上,在大多數標準行業測試中,音頻設備,例如DVD刻錄機必須能接受最大為2Vrms加上一個公差的信號電平。像DVD播放器這樣的設備必須的輸出電平不能超過2Vrms加上公差。對於信號電平並沒有最小的規範,盡管為滿足某些行業標準,輸出信號電平必須在1Vrms左右。
總之,音頻發送器必須輸出在1Vrms~2Vrms之間的信號電平,音頻接收器必須能接收最高為2Vrms的輸入信號。因為大多數消費音頻IC的電源為5V或3.3V,不可能從5V的電源產生2Vrms,設計師不得已采用外部有源器件來從DAC電路產生所需要的輸出電平。
WM8501和WM8522
歐勝微電子在設計中考慮了這些線電平需求,設計出了新的係列音頻器件,這些器件的輸出模擬音頻信號為1.7Vrms的線電平,電源為5V。這滿足了行業標準,不再需要對DAC輸出進行升壓的高電壓電源軌需求。這種高電壓軌在某些應用中依然需要,例如SCART信號處理。但這並不是在所有應用中都要求,消除12V的電源軌以及相關的電源走線、DAC輸出濾波器的有源器件以及相關的PCB空間,實現了大量成本節省和電路麵積的減小。
在DAC輸出處采用無源濾波器可以得到相同的高質量音頻輸出。與要求用於提供必要的增益,以將1.0Vrms放大到2.0Vrms的有源濾波器相比,複雜度和成本都大大降低。
WM8501是一款立體聲音頻DAC,具有1.7Vrms的線驅動器輸出。WM8522是同種產品的一個6通道版本,設計用於多通道音頻係統。兩款芯片都能產生動態範圍大於100dB的音頻信號,這大大的超過了任何的行業標準要求,因此能滿足消費音頻設備評論家設定的事實標準。
事實表明,增量累加調製器的設計在不斷地發展,以滿足市場對性能和成本的需求。
- 音頻DAC的架構設計基本原理
- 音頻DAC的架構設計技術分析
- 增量累加調製技術
- 輸出電平調節
基於增量累加調製器(SDM)的(de)數(shu)據(ju)轉(zhuan)換(huan)器(qi)在(zai)音(yin)頻(pin)集(ji)成(cheng)電(dian)路(lu)行(xing)業(ye)已(yi)經(jing)存(cun)在(zai)很(hen)多(duo)年(nian)。增(zeng)量(liang)累(lei)加(jia)調(tiao)製(zhi)的(de)固(gu)有(you)好(hao)處(chu)意(yi)味(wei)著(zhe)它(ta)是(shi)設(she)計(ji)師(shi)在(zai)選(xuan)擇(ze)他(ta)們(men)的(de)基(ji)本(ben)設(she)計(ji)策(ce)略(lve)時(shi)最(zui)根(gen)本(ben)的(de)原(yuan)因(yin)。然(ran)而(er),盡(jin)管(guan)基(ji)本(ben)增(zeng)量(liang)累(lei)加(jia)調(tiao)製(zhi)器(qi)設(she)計(ji)的(de)基(ji)本(ben)原(yuan)理(li)的(de)建(jian)立(li)很(hen)完(wan)善(shan),實(shi)際(ji)的(de)實(shi)現(xian)在(zai)不(bu)斷(duan)的(de)發(fa)展(zhan)之(zhi)中(zhong),並(bing)不(bu)斷(duan)改(gai)善(shan)來(lai)提(ti)供(gong)性(xing)能(neng)、穩定性、尺寸和成本的最佳均衡,來滿足當前的市場需求。
本文介紹了歐勝微電子公司最新一代音頻數字-模擬轉換器(DAC)的架構,專注於設計用於消費電子應用中提供高電壓線驅動器輸出的新器件係列。
基本原理
增量累加調製器通常用複雜的術語進行描述,使用數學公式、狀態表和理論模型。盡管所有這些對於理解增量累加調製的複雜性是必要的,對於本文的目的來說關鍵是了解SDM架構的好處以及他們在音頻轉換器IC中的應用。增量累加調製的兩個基本原理是:
●過采樣
采樣過程產生量化誤差;輸出處的采樣電平和期望的輸出電平之間的差值。量化噪聲的能量取決於音頻轉換器的分辨率,分散到采樣頻率的帶寬上。
naikuisitecaiyangyuanlibiaoming,weizhunqueduiyigexinhaojinxingcongmonidaoshuziyudezhuanhuan,xinhaobixuzaixinhaozuigaopinlvfenliangdepinlvdeliangbeijinxingcaiyang。zuigaopinlvfenliangyechengweinaikuisitepinlv。duiyuyinpin,dianxingdedaikuanzai20Hz到20KHz之間,采樣頻率傾向於44.1KHz(對於CD音頻)到192kHz(DVD音頻)。
采樣頻率低於奈奎斯特頻率的兩倍,會導致混疊,輸入信號以奈奎斯特頻率附近的鏡像折疊回到音頻頻段。在SDM轉換器中,數據轉換器工作在遠遠高於奈奎斯特頻率兩倍的頻率上,通常是在最低采樣頻率的128倍~768倍。過采樣過程將量化噪聲在比其他數據轉換方法更寬的帶寬上擴散量化噪聲,因此在音頻頻段內的量化噪聲就非常少。
●噪聲整形
除了在很寬的頻譜上擴散量化噪聲外,SDM還用作低通濾波器來對輸入信號濾波,一個高通濾波器對量化噪聲濾波,將量化噪聲推倒音頻頻帶之外。對於ADC,這允許在不減少SNR的(de)情(qing)況(kuang)下(xia),轉(zhuan)換(huan)器(qi)使(shi)用(yong)更(geng)少(shao)的(de)比(bi)特(te)數(shu)。過(guo)采(cai)樣(yang)的(de)要(yao)求(qiu)意(yi)味(wei)著(zhe)增(zeng)量(liang)累(lei)加(jia)調(tiao)製(zhi)器(qi)設(she)計(ji)最(zui)適(shi)合(he)低(di)帶(dai)寬(kuan)應(ying)用(yong),例(li)如(ru)音(yin)頻(pin)數(shu)據(ju)轉(zhuan)換(huan),例(li)如(ru)音(yin)頻(pin)數(shu)據(ju)轉(zhuan)換(huan)。
設計考慮
基於SDM的架構很複雜,設計師有很多選項來針對特定應用優化他們的設計。關鍵的折中考慮階數、分辨率和架構拓撲。
增量累加調製器的階數:
一階和二階SDM本身是很穩定的,產生很大的帶內噪聲,但是具有很低的帶外噪聲。高階SDM能有條件穩定,會產生更大的帶外噪聲,因此對時鍾抖動很敏感。
歐勝微電子公司最近的DAC架構基於二階增量累加調製解調器,驅動時鍾速度很高以減少帶內噪聲,因此對於時鍾抖動不敏感。
●DAC分辨率
DAC分辨率的增加降低了量化誤差,因此改善了DAC的理論信噪比(SNR)。
對於每個比特的分辨率,理論的最大SNR近似為6xn,這裏n是比特位數。因此,24比特的音頻DAC理論的最大SNR接近144dB。歐勝公司的DAC設計是基於5比特或6比特轉換器,結合SDM架構提供最高24比特的分辨率。不同的噪聲源,包括模擬和數字噪聲,SNR不能達到理論的最大值-144dB。然而,因為設計方法改善,歐勝每一代的高性能DAC努力接近理論最大值。性能、穩定性、尺寸和成本直接受上麵的設計問題影響。
●DAC架構
可以認為典型的增量累加DAC包含下麵的要素:插入濾波器—增加有效的比特率,允許DAC對輸入信號進行過采樣。歐勝使用三階級聯積分梳狀濾波器(CIC)來對8fs~128fs的鏡像進行衰減。這種方法對於輸入采樣率若幹倍的頻率分量的衰減很大,改善了DAC對於時鍾抖動的耐受性。增量累加調製器—具有過采樣和噪聲整形優點,這對於上麵介紹的高性能音頻數據轉換來說很關鍵。數模轉換器—將SDMshuchuzhuanhuanchengmonishuchu。shiyongkaiguandianrongfangfalaijingquedikongzhishuchudianya,tongguozaoshengzhengxingqiduiyinrudezaoshengjinxinglvbo,jinyibutigaoduishizhongdoudongdemianyili。
歐勝采用的專利方法包括獨特的動態單元匹配(DEM)方案,這能使電容失配誤差最小,與其它可選的方案相比較,大大改善了DAC線性度。低通濾波器—去除任何保留的高頻分量,實現音頻信號最準確的再現。事實上,這4個單元之間不是完全孤立的模塊,在這些模塊之間處理某些功能。
●輸出電平要求
音頻DAC通常輸出一個滿刻度信號,在5V電源供電條件下,電平在1.0Vrms~1.1Vrms之間,當電源電壓為3.3V時為0.66Vrms~0.72Vrms。在主流的應用中,DAC的輸出被饋入到有源電路,它有兩個目的:
低通濾波器—它能去除在轉換過程中固有的高頻噪聲。放大器—輸出電平通常增加到2Vrms,它需要高電壓電源軌(通常在9V~12V之間)對外部電路的有源器件進行供電。它的實現有幾個原因,包括滿足行業標準、提供對噪聲的耐受性,以及滿足與音頻設備接口的事實標準。
為什麼是2Vrms呢?
各種正式的和事實的行業標準都得到了發展,這些標準要求在消費音頻設備(例如DVD刻錄機)和電視之間使用2Vrms的線電平。然而,存在一個普遍的誤解,認為信號電平必須為2Vrms加上或減去一個規定的公差。事實上,在大多數標準行業測試中,音頻設備,例如DVD刻錄機必須能接受最大為2Vrms加上一個公差的信號電平。像DVD播放器這樣的設備必須的輸出電平不能超過2Vrms加上公差。對於信號電平並沒有最小的規範,盡管為滿足某些行業標準,輸出信號電平必須在1Vrms左右。
總之,音頻發送器必須輸出在1Vrms~2Vrms之間的信號電平,音頻接收器必須能接收最高為2Vrms的輸入信號。因為大多數消費音頻IC的電源為5V或3.3V,不可能從5V的電源產生2Vrms,設計師不得已采用外部有源器件來從DAC電路產生所需要的輸出電平。
WM8501和WM8522
歐勝微電子在設計中考慮了這些線電平需求,設計出了新的係列音頻器件,這些器件的輸出模擬音頻信號為1.7Vrms的線電平,電源為5V。這滿足了行業標準,不再需要對DAC輸出進行升壓的高電壓電源軌需求。這種高電壓軌在某些應用中依然需要,例如SCART信號處理。但這並不是在所有應用中都要求,消除12V的電源軌以及相關的電源走線、DAC輸出濾波器的有源器件以及相關的PCB空間,實現了大量成本節省和電路麵積的減小。
在DAC輸出處采用無源濾波器可以得到相同的高質量音頻輸出。與要求用於提供必要的增益,以將1.0Vrms放大到2.0Vrms的有源濾波器相比,複雜度和成本都大大降低。
WM8501是一款立體聲音頻DAC,具有1.7Vrms的線驅動器輸出。WM8522是同種產品的一個6通道版本,設計用於多通道音頻係統。兩款芯片都能產生動態範圍大於100dB的音頻信號,這大大的超過了任何的行業標準要求,因此能滿足消費音頻設備評論家設定的事實標準。
事實表明,增量累加調製器的設計在不斷地發展,以滿足市場對性能和成本的需求。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 矽典微ONELAB開發係列:為毫米波算法開發者打造的全棧工具鏈
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
Future
GFIVE
GPS
GPU
Harting
HDMI
HDMI連接器
HD監控
HID燈
I/O處理器
IC
IC插座
IDT
IGBT
in-cell
Intersil
IP監控
iWatt
Keithley
Kemet
Knowles
Lattice
LCD
LCD模組
LCR測試儀
lc振蕩器
Lecroy
LED
LED保護元件
LED背光



