經驗分享:工程師總結的EMI/EMC硬件設計技巧
發布時間:2014-06-27 責任編輯:sherryyu
【導讀】EMI/EMC硬件設計說難不難說易不易,這要看工程師們自己的領悟與造化。本文分享了資深工程師總結的一些EMI和EMC硬件設計實用技巧,希望能對廣大工程師有用。
下麵的一些係統要特別注意抗電磁幹擾:
1、微控製器時鍾頻率特別高,總線周期特別快的係統。
2、係統含有大功率,大電流驅動電路,如產生火花的繼電器,大電流開關等。
3、含微弱模擬信號電路以及高精度A/D變換電路的係統。
為增加係統的抗電磁幹擾能力采取如下措施:
1、選用頻率低的微控製器:
選xuan用yong外wai時shi鍾zhong頻pin率lv低di的de微wei控kong製zhi器qi可ke以yi有you效xiao降jiang低di噪zao聲sheng和he提ti高gao係xi統tong的de抗kang幹gan擾rao能neng力li。同tong樣yang頻pin率lv的de方fang波bo和he正zheng弦xian波bo,方fang波bo中zhong的de高gao頻pin成cheng份fen比bi正zheng弦xian波bo多duo得de多duo。雖sui然ran方fang波bo的de高gao頻pin成cheng份fen的de波bo的de幅fu度du,比bi基ji波bo小xiao,但dan頻pin率lv越yue高gao越yue容rong易yi發fa射she出chu成cheng為wei噪zao聲sheng源yuan,微wei控kong製zhi器qi產chan生sheng的de最zui有you影ying響xiang的de高gao頻pin噪zao聲sheng大da約yue是shi時shi鍾zhong頻pin率lv的de3倍。
2、減小信號傳輸中的畸變
微控製器主要采用高速CMOS技術製造。信號輸入端靜態輸入電流在1mA左右,輸入電容10PF左右,輸入阻抗相當高,高速CMOS電dian路lu的de輸shu出chu端duan都dou有you相xiang當dang的de帶dai載zai能neng力li,即ji相xiang當dang大da的de輸shu出chu值zhi,將jiang一yi個ge門men的de輸shu出chu端duan通tong過guo一yi段duan很hen長chang線xian引yin到dao輸shu入ru阻zu抗kang相xiang當dang高gao的de輸shu入ru端duan,反fan射she問wen題ti就jiu很hen嚴yan重zhong,它ta會hui引yin起qi信xin號hao畸ji變bian,增zeng加jia係xi統tong噪zao聲sheng。當dangTpd>Tr時,就成了一個傳輸線問題,必須考慮信號反射,阻抗匹配等問題。
信號在印製板上的延遲時間與引線的特性阻抗有關,即與印製線路板材料的介電常數有關。
可以粗略地認為,信號在印製板引線的傳輸速度,約為光速的1/3到1/2之間。微控製器構成的係統中常用邏輯電話元件的Tr(標準延遲時間)為3到18ns之間。
在印製線路板上,信號通過一個7W的電阻和一段25cm長的引線,線上延遲時間大致在4~20ns之間。也就是說,信號在印刷線路上的引線越短越好,最長不宜超過25cm。而且過孔數目也應盡量少,最好不多於2個。
當(dang)信(xin)號(hao)的(de)上(shang)升(sheng)時(shi)間(jian)快(kuai)於(yu)信(xin)號(hao)延(yan)遲(chi)時(shi)間(jian),就(jiu)要(yao)按(an)照(zhao)快(kuai)電(dian)子(zi)學(xue)處(chu)理(li)。此(ci)時(shi)要(yao)考(kao)慮(lv)傳(chuan)輸(shu)線(xian)的(de)阻(zu)抗(kang)匹(pi)配(pei),對(dui)於(yu)一(yi)塊(kuai)印(yin)刷(shua)線(xian)路(lu)板(ban)上(shang)的(de)集(ji)成(cheng)塊(kuai)之(zhi)間(jian)的(de)信(xin)號(hao)傳(chuan)輸(shu),要(yao)避(bi)免(mian)出(chu)現(xian)Td>Trd的情況,印刷線路板越大係統的速度就越不能太快。
用以下結論歸納印刷線路板設計的一個規則:
信號在印刷板上傳輸,其延遲時間不應大於所用器件的標稱延遲時間。
3、減小信號線間的交叉幹擾:
A點一個上升時間為Tr的階躍信號通過引線AB傳向B端。信號在AB線上的延遲時間是Td。在D點,由於A點信號的向前傳輸,到達B點後的信號反射和AB線的延遲,Td時間以後會感應出一個寬度為Tr的頁脈衝信號。在C點,由於AB上信號的傳輸與反射,會感應出一個寬度為信號在AB線上的延遲時間的兩倍,即2Td的正脈衝信號。這就是信號間的交叉幹擾。幹擾信號的強度與C點信號的di/at有關,與線間距離有關。當兩信號線不是很長時,AB上看到的實際是兩個脈衝的迭加。
CMOS工藝製造的微控製由輸入阻抗高,噪聲高,噪聲容限也很高,數字電路是迭加100~200mv噪聲並不影響其工作。若圖中AB線(xian)是(shi)一(yi)模(mo)擬(ni)信(xin)號(hao),這(zhe)種(zhong)幹(gan)擾(rao)就(jiu)變(bian)為(wei)不(bu)能(neng)容(rong)忍(ren)。如(ru)印(yin)刷(shua)線(xian)路(lu)板(ban)為(wei)四(si)層(ceng)板(ban),其(qi)中(zhong)有(you)一(yi)層(ceng)是(shi)大(da)麵(mian)積(ji)的(de)地(di),或(huo)雙(shuang)麵(mian)板(ban),信(xin)號(hao)線(xian)的(de)反(fan)麵(mian)是(shi)大(da)麵(mian)積(ji)的(de)地(di)時(shi),這(zhe)種(zhong)信(xin)號(hao)間(jian)的(de)交(jiao)叉(cha)幹(gan)擾(rao)就(jiu)會(hui)變(bian)小(xiao)。原(yuan)因(yin)是(shi),大(da)麵(mian)積(ji)的(de)地(di)減(jian)小(xiao)了(le)信(xin)號(hao)線(xian)的(de)特(te)性(xing)阻(zu)抗(kang),信(xin)號(hao)
在D端的反射大為減小。特性阻抗與信號線到地間的介質的介電常數的平方成反比,與介質厚度的自然對數成正比。若AB線為一模擬信號,要避免數字電路信號線CD對AB的幹擾,AB線下方要有大麵積的地,AB線到CD線的距離要大於AB線與地距離的2~3倍。可用局部屏蔽地,在有引結的一麵引線左右兩側布以地線。
4、減小來自電源的噪聲
電(dian)源(yuan)在(zai)向(xiang)係(xi)統(tong)提(ti)供(gong)能(neng)源(yuan)的(de)同(tong)時(shi),也(ye)將(jiang)其(qi)噪(zao)聲(sheng)加(jia)到(dao)所(suo)供(gong)電(dian)的(de)電(dian)源(yuan)上(shang)。電(dian)路(lu)中(zhong)微(wei)控(kong)製(zhi)器(qi)的(de)複(fu)位(wei)線(xian),中(zhong)斷(duan)線(xian),以(yi)及(ji)其(qi)它(ta)一(yi)些(xie)控(kong)製(zhi)線(xian)最(zui)容(rong)易(yi)受(shou)外(wai)界(jie)噪(zao)聲(sheng)的(de)幹(gan)擾(rao)。電(dian)網(wang)上(shang)的(de)強(qiang)幹(gan)擾(rao)通(tong)過(guo)電(dian)源(yuan)進(jin)入(ru)電(dian)路(lu),即(ji)使(shi)電(dian)池(chi)供(gong)電(dian)的(de)係(xi)統(tong),電(dian)池(chi)本(ben)身(shen)也(ye)有(you)高(gao)頻(pin)噪(zao)聲(sheng)。模(mo)擬(ni)電(dian)路(lu)中(zhong)的(de)模(mo)擬(ni)信(xin)號(hao)更(geng)經(jing)受(shou)不(bu)住(zhu)來(lai)自(zi)電(dian)源(yuan)的(de)幹(gan)擾(rao)。
5、注意印刷線板與元器件的高頻特性
在高頻情況下,印刷線路板上的引線,過孔,電阻、電容、接(jie)插(cha)件(jian)的(de)分(fen)布(bu)電(dian)感(gan)與(yu)電(dian)容(rong)等(deng)不(bu)可(ke)忽(hu)略(lve)。電(dian)容(rong)的(de)分(fen)布(bu)電(dian)感(gan)不(bu)可(ke)忽(hu)略(lve),電(dian)感(gan)的(de)分(fen)布(bu)電(dian)容(rong)不(bu)可(ke)忽(hu)略(lve)。電(dian)阻(zu)產(chan)生(sheng)對(dui)高(gao)頻(pin)信(xin)號(hao)的(de)反(fan)射(she),引(yin)線(xian)的(de)分(fen)布(bu)電(dian)容(rong)會(hui)起(qi)作(zuo)用(yong),當(dang)長(chang)度(du)大(da)於(yu)噪(zao)聲(sheng)頻(pin)率(lv)相(xiang)應(ying)波(bo)長(chang)的(de)1/20時,就產生天線效應,噪聲通過引線向外發射。
印刷線路板的過孔大約引起0.6pf的電容。
一個集成電路本身的封裝材料引入2~6pf電容。
一個線路板上的接插件,有520nH的分布電感。一個雙列直扡的24引腳集成電路扡座,引入4~18nH的分布電感。
這些小的分布參數對於這行較低頻率下的微控製器係統中是可以忽略不計的;而對於高速係統必須予以特別注意。
6、元件布置要合理分區
元(yuan)件(jian)在(zai)印(yin)刷(shua)線(xian)路(lu)板(ban)上(shang)排(pai)列(lie)的(de)位(wei)置(zhi)要(yao)充(chong)分(fen)考(kao)慮(lv)抗(kang)電(dian)磁(ci)幹(gan)擾(rao)問(wen)題(ti),原(yuan)則(ze)之(zhi)一(yi)是(shi)各(ge)部(bu)件(jian)之(zhi)間(jian)的(de)引(yin)線(xian)要(yao)盡(jin)量(liang)短(duan)。在(zai)布(bu)局(ju)上(shang),要(yao)把(ba)模(mo)擬(ni)信(xin)號(hao)部(bu)分(fen),高(gao)速(su)數(shu)字(zi)電(dian)路(lu)部(bu)分(fen),噪(zao)聲(sheng)源(yuan)部(bu)分(fen)(如繼電器,大電流開關等)這三部分合理地分開,使相互間的信號耦合為最小。
7、處理好接地線
印刷電路板上,電源線和地線最重要。克服電磁幹擾,最主要的手段就是接地。
duiyushuangmianban,dixianbuzhitebiejiangjiu,tongguocaiyongdandianjiedifa,dianyuanhedishicongdianyuandeliangduanjiedaoyinshuaxianlubanshanglaide,dianyuanyigejiedian,diyigejiedian。yinshuaxianlubanshang,yaoyouduogefanhuidixian,zhexiedouhuijudaohuidianyuandenagejiedianshang,jiushisuoweidandianjiedi。suoweimonidi、數字地、大(da)功(gong)率(lv)器(qi)件(jian)地(di)開(kai)分(fen),是(shi)指(zhi)布(bu)線(xian)分(fen)開(kai),而(er)最(zui)後(hou)都(dou)彙(hui)集(ji)到(dao)這(zhe)個(ge)接(jie)地(di)點(dian)上(shang)來(lai)。與(yu)印(yin)刷(shua)線(xian)路(lu)板(ban)以(yi)外(wai)的(de)信(xin)號(hao)相(xiang)連(lian)時(shi),通(tong)常(chang)采(cai)用(yong)屏(ping)蔽(bi)電(dian)纜(lan)。對(dui)於(yu)高(gao)頻(pin)和(he)數(shu)字(zi)信(xin)號(hao),屏(ping)蔽(bi)電(dian)纜(lan)兩(liang)端(duan)都(dou)接(jie)地(di)。低(di)頻(pin)模(mo)擬(ni)信(xin)號(hao)用(yong)的(de)屏(ping)蔽(bi)電(dian)纜(lan),一(yi)端(duan)接(jie)地(di)為(wei)好(hao)。
對噪聲和幹擾非常敏感的電路或高頻噪聲特別嚴重的電路應該用金屬罩屏蔽起來。
8、用好去耦電容。
好的高頻去耦電容可以去除高到1GHZ的(de)高(gao)頻(pin)成(cheng)份(fen)。陶(tao)瓷(ci)片(pian)電(dian)容(rong)或(huo)多(duo)層(ceng)陶(tao)瓷(ci)電(dian)容(rong)的(de)高(gao)頻(pin)特(te)性(xing)較(jiao)好(hao)。設(she)計(ji)印(yin)刷(shua)線(xian)路(lu)板(ban)時(shi),每(mei)個(ge)集(ji)成(cheng)電(dian)路(lu)的(de)電(dian)源(yuan),地(di)之(zhi)間(jian)都(dou)要(yao)加(jia)一(yi)個(ge)去(qu)耦(ou)電(dian)容(rong)。去(qu)耦(ou)電(dian)容(rong)有(you)兩(liang)個(ge)作(zuo)用(yong):一方麵是本集成電路的蓄能電容,提供和吸收該集成電路開門關門瞬間的充放電能;另一方麵旁路掉該器件的高頻噪聲。數字電路中典型的去耦電容為0.1uf的去耦電容有5nH分布電感,它的並行共振頻率大約在7MHz左右,也就是說對於10MHz 以下的噪聲有較好的去耦作用,對40MHz以上的噪聲幾乎不起作用。
1uf,10uf電容,並行共振頻率在20MHz以上,去除高頻率噪聲的效果要好一些。在電源進入印刷板的地方和一個1uf或10uf的去高頻電容往往是有利的,即使是用電池供電的係統也需要這種電容。
每10片左右的集成電路要加一片充放電電容,或稱為蓄放電容,電容大小可選10uf。最好不用電解電容,電解電容是兩層溥膜卷起來的,這種卷起來的結構在高頻時表現為電感,最好使用膽電容或聚碳酸醞電容。
去耦電容值的選取並不嚴格,可按C=1/f計算;即10MHz取0.1uf,對微控製器構成的係統,取0.1~0.01uf之間都可以。
[page]
二、降低噪聲與電磁幹擾的一些經驗。
1. 能用低速芯片就不用高速的,高速芯片用在關鍵地方。
2. 可用串一個電阻的辦法,降低控製電路上下沿跳變速率。
3. 盡量為繼電器等提供某種形式的阻尼。
4. 使用滿足係統要求的最低頻率時鍾。
5. 時鍾產生器盡量靠近到用該時鍾的器件。石英晶體振蕩器外殼要接地。
6. 用地線將時鍾區圈起來,時鍾線盡量短。
7. I/O驅動電路盡量靠近印刷板邊,讓其盡快離開印刷板。對進入印製板的信號要加濾波,從
8. 高噪聲區來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射。
9. MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。
10. 閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端。
11. 印製板盡量使用45折線而不用90折線布線以減小高頻信號對外的發射與耦合。
12. 印製板按頻率和電流開關特性分區,噪聲元件與非噪聲元件要距離再遠一些。
13. 單麵板和雙麵板用單點接電源和單點接地、電源線、地線盡量粗,經濟是能承受的話用多層板以減小電源,地的容生電感。
14. 時鍾、總線、片選信號要遠離I/O線和接插件。
15. 模擬電壓輸入線、參考電壓端要盡量遠離數字電路信號線,特別是時鍾。
16. 對A/D類器件,數字部分與模擬部分寧可統一下也不要交叉。
17. 時鍾線垂直於I/O線比平行I/O線幹擾小,時鍾元件引腳遠離I/O電纜。
18. 元件引腳盡量短,去耦電容引腳盡量短。
19. 關鍵的線要盡量粗,並在兩邊加上保護地。高速線要短要直。
20. 對噪聲敏感的線不要與大電流,高速開關線平行。
21. 石英晶體下麵以及對噪聲敏感的器件下麵不要走線。
22. 弱信號電路,低頻電路周圍不要形成電流環路。
23. 任何信號都不要形成環路,如不可避免,讓環路區盡量小。
24. 每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。
25. 用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地.
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索



