工程師分享:PCB設計接地技巧彙總
發布時間:2013-11-22 責任編輯:eliane
【導讀】在PCB設she計ji中zhong,電dian路lu不bu同tong接jie地di方fang法fa也ye各ge不bu相xiang同tong。接jie地di是shi抑yi製zhi噪zao聲sheng和he防fang止zhi幹gan擾rao的de重zhong要yao措cuo施shi,隻zhi有you正zheng確que的de接jie地di才cai能neng減jian少shao或huo避bi免mian電dian路lu間jian的de相xiang互hu幹gan擾rao,本ben文wen從cong形xing成cheng幹gan擾rao的de原yuan因yin出chu發fa,為wei大da家jia分fen享xiang工gong程cheng師shi們men總zong結jie的de一yi些xiePCB設計中的接地技巧,希望能幫助大工程師們在PCB設計中能夠少走彎路。
模擬地/數字地以及模擬電源/數(shu)字(zi)電(dian)源(yuan)隻(zhi)不(bu)過(guo)是(shi)相(xiang)對(dui)的(de)概(gai)念(nian)。提(ti)出(chu)這(zhe)些(xie)概(gai)念(nian)的(de)主(zhu)要(yao)原(yuan)因(yin)是(shi)數(shu)字(zi)電(dian)路(lu)對(dui)模(mo)擬(ni)電(dian)路(lu)的(de)幹(gan)擾(rao)已(yi)經(jing)到(dao)了(le)不(bu)能(neng)容(rong)忍(ren)的(de)地(di)步(bu)。目(mu)前(qian)的(de)標(biao)準(zhun)處(chu)理(li)辦(ban)法(fa)如(ru)下(xia):

1.地線從整流濾波後就分為2根,其中一根作為模擬地,所有模擬部分的電路地全部接到這個模擬地上麵;另一根為數字地,所有數字部分的電路地全部接到這個數字地上麵。
2.直流電源穩壓芯片出來,經過濾波後同樣分為2根,其中一根經過LC/RC濾波後作為模擬電源,所有模擬部分的電路電源全部接到這個模擬電源上麵;另一根為數字電源,所有數字部分的電路電源全部接到這個數字電源上麵。
注意:模擬地/數字地以及模擬電源/數字電源除了在電源的開始部分有一點連接外,不能再有任何連接。
AVCC:模擬部分電源供電;AGND:模擬地
DVCC:數字部分電源供電;DGND:數字地
這zhe樣yang區qu分fen是shi為wei了le將jiang數shu字zi部bu分fen和he模mo擬ni部bu分fen隔ge離li開kai,減jian小xiao數shu字zi部bu分fen帶dai給gei模mo擬ni電dian路lu部bu分fen的de幹gan擾rao。但dan這zhe兩liang部bu分fen不bu可ke能neng完wan全quan隔ge離li開kai,數shu字zi部bu分fen和he模mo擬ni部bu分fen之zhi間jian是shi有you連lian接jie的de所suo以yi,在zai供gong電dian時shi至zhi少shao地di應ying該gai是shi在zai一yi起qi的de,所suo以yiAGND和DGND之間要用0歐姆的電阻或磁珠或電感連接起來,這樣的一點連接就能夠減小幹擾。同樣,如果兩部分的供電電源相同也應該采用這樣的接法。
在(zai)電(dian)子(zi)係(xi)統(tong)設(she)計(ji)中(zhong),為(wei)了(le)少(shao)走(zou)彎(wan)路(lu)和(he)節(jie)省(sheng)時(shi)間(jian),應(ying)充(chong)分(fen)考(kao)慮(lv)並(bing)滿(man)足(zu)抗(kang)幹(gan)擾(rao)性(xing)的(de)要(yao)求(qiu),避(bi)免(mian)在(zai)設(she)計(ji)完(wan)成(cheng)後(hou)再(zai)去(qu)進(jin)行(xing)抗(kang)幹(gan)擾(rao)的(de)補(bu)救(jiu)措(cuo)施(shi)。形(xing)成(cheng)幹(gan)擾(rao)的(de)基(ji)本(ben)要(yao)素(su)有(you)三(san)個(ge):
(1)幹擾源:指產生幹擾的元件、設備或信號,用數學語言描述如下:du/dt,di/dt大的地方就是幹擾源。如:雷電、繼電器、可控矽、電機、高頻時鍾等都可能成為幹擾源。
(2)傳播路徑:指幹擾從幹擾源傳播到敏感器件的通路或媒介。典型的幹擾傳播路徑是通過導線的傳導和空間的輻射。
(3)敏感器件:指容易被幹擾的對象。如:A/D、D/A變換器,單片機,數字IC,弱信號放大器等。抗幹擾設計的基本原則是:抑製幹擾源,切斷幹擾傳播路徑,提高敏感器件的抗幹擾性能。
[page]
抑製幹擾源
抑製幹擾源就是盡可能的減小幹擾源的du/dt,di/dt。這是抗幹擾設計中最優先考慮和最重要的原則,常常會起到事半功倍的效果。減小幹擾源的du/dt主要是通過在幹擾源兩端並聯電容來實現。減小幹擾源的di/dt則是在幹擾源回路串聯電感或電阻以及增加續流二極管來實現。
抑製幹擾源的常用措施如下:
(1)繼(ji)電(dian)器(qi)線(xian)圈(quan)增(zeng)加(jia)續(xu)流(liu)二(er)極(ji)管(guan),消(xiao)除(chu)斷(duan)開(kai)線(xian)圈(quan)時(shi)產(chan)生(sheng)的(de)反(fan)電(dian)動(dong)勢(shi)幹(gan)擾(rao)。僅(jin)加(jia)續(xu)流(liu)二(er)極(ji)管(guan)會(hui)使(shi)繼(ji)電(dian)器(qi)的(de)斷(duan)開(kai)時(shi)間(jian)滯(zhi)後(hou),增(zeng)加(jia)穩(wen)壓(ya)二(er)極(ji)管(guan)後(hou)繼(ji)電(dian)器(qi)在(zai)單(dan)位(wei)時(shi)間(jian)內(nei)可(ke)動(dong)作(zuo)更(geng)多(duo)的(de)次(ci)數(shu)。
(2)在繼電器接點兩端並接火花抑製電路(一般是RC串聯電路,電阻一般選幾K到幾十K,電容選0.01uF),減小電火花影響。
(3)給電機加濾波電路,注意電容、電感引線要盡量短。
(4)電路板上每個IC要並接一個0.01μF~0.1μF高頻電容,以減小IC對電源的影響。注意高頻電容的布線,連線應靠近電源端並盡量粗短,否則,等於增大了電容的等效串聯電阻,會影響濾波效果。
(5)布線時避免90度折線,減少高頻噪聲發射。
(6)可控矽兩端並接RC抑製電路,減小可控矽產生的噪聲(這個噪聲嚴重時可能會把可控矽擊穿的)。
按幹擾的傳播路徑可分為傳導幹擾和輻射幹擾兩類。
所(suo)謂(wei)傳(chuan)導(dao)幹(gan)擾(rao)是(shi)指(zhi)通(tong)過(guo)導(dao)線(xian)傳(chuan)播(bo)到(dao)敏(min)感(gan)器(qi)件(jian)的(de)幹(gan)擾(rao)。高(gao)頻(pin)幹(gan)擾(rao)噪(zao)聲(sheng)和(he)有(you)用(yong)信(xin)號(hao)的(de)頻(pin)帶(dai)不(bu)同(tong),可(ke)以(yi)通(tong)過(guo)在(zai)導(dao)線(xian)上(shang)增(zeng)加(jia)濾(lv)波(bo)器(qi)的(de)方(fang)法(fa)切(qie)斷(duan)高(gao)頻(pin)幹(gan)擾(rao)噪(zao)聲(sheng)的(de)傳(chuan)播(bo),有(you)時(shi)也(ye)可(ke)加(jia)隔(ge)離(li)光(guang)耦(ou)來(lai)解(jie)決(jue)。電(dian)源(yuan)噪(zao)聲(sheng)的(de)危(wei)害(hai)最(zui)大(da),要(yao)特(te)別(bie)注(zhu)意(yi)處(chu)理(li)。所(suo)謂(wei)輻(fu)射(she)幹(gan)擾(rao)是(shi)指(zhi)通(tong)過(guo)空(kong)間(jian)輻(fu)射(she)傳(chuan)播(bo)到(dao)敏(min)感(gan)器(qi)件(jian)的(de)幹(gan)擾(rao)。一(yi)般(ban)的(de)解(jie)決(jue)方(fang)法(fa)是(shi)增(zeng)加(jia)幹(gan)擾(rao)源(yuan)與(yu)敏(min)感(gan)器(qi)件(jian)的(de)距(ju)離(li),用(yong)地(di)線(xian)把(ba)它(ta)們(men)隔(ge)離(li)和(he)在(zai)敏(min)感(gan)器(qi)件(jian)上(shang)加(jia)蔽(bi)罩(zhao)。
切斷幹擾傳播路徑
切斷幹擾傳播路徑的常用措施如下:
(1)chongfenkaolvdianyuanduidanpianjideyingxiang。dianyuanzuodehao,zhenggedianludekangganraojiujiejueleyidaban。xuduodanpianjiduidianyuanzaoshenghenmingan,yaogeidanpianjidianyuanjialvbodianluhuowenyaqi,yijianxiaodianyuanzaoshengduidanpiandeganrao。biru,keyiliyongcizhuhedianrongzuchengπ形濾波電路,當然條件要求不高時也可用100Ω電阻代替磁珠。
(2)如果單片機的I/O口用來控製電機等噪聲器件,在I/O口與噪聲源之間應加隔離(增加π形濾波電路)。控製電機等噪聲器件,在I/O口與噪聲源之間應加隔離(增加π形濾波電路)。
(3)注意晶振布線。晶振與單片機引腳盡量靠近,用地線把時鍾區隔離起來,晶振外殼接地並固定。此措施可解決許多疑難問題。
(4)電路板合理分區,如強、弱信號,數字、模擬信號。盡可能把幹擾源(如電機,繼電器)與敏感元件(如單片機)遠離。
(5)用地線把數字區與模擬區隔離,數字地與模擬地要分離,最後在一點接於電源地。A/D、D/A芯片布線也以此為原則,廠家分配A/D、D/A芯片引腳排列時已考慮此要求。
(6)單片機和大功率器件的地線要單獨接地,以減小相互幹擾。大功率器件盡可能放在電路板邊緣。
(7)在單片機I/O口,電源線,電路板連接線等關鍵地方使用抗幹擾元件如磁珠、磁環、電源濾波器,屏蔽罩,可顯著提高電路的抗幹擾性能。
[page]
提高敏感器件的抗幹擾性能
提高敏感器件的抗幹擾性能是指從敏感器件這邊考慮盡量減少對幹擾噪聲的拾取,以及從不正常狀態盡快恢複的方法。
提高敏感器件抗幹擾性能的常用措施如下:
(1)布線時盡量減少回路環的麵積,以降低感應噪聲。
(2)布線時,電源線和地線要盡量粗。除減小壓降外,更重要的是降低耦合噪聲。
(3)對於單片機閑置的I/O口,不要懸空,要接地或接電源。其它IC的閑置端在不改變係統邏輯的情況下接地或接電源。
(4)對單片機使用電源監控及看門狗電路,如:IMP809,IMP706,IMP813,X25043,X25045等,可大幅度提高整個電路的抗幹擾性能。
(5)在速度能滿足要求的前提下,盡量降低單片機的晶振和選用低速數字電路。
(6)IC器件盡量直接焊在電路板上,少用IC座。
為了達到很好的抗幹擾,於是我們常看到PCB板ban上shang有you地di分fen割ge的de布bu線xian方fang式shi。但dan是shi也ye不bu是shi所suo有you的de數shu字zi電dian路lu和he模mo擬ni電dian路lu混hun合he都dou一yi定ding要yao進jin行xing地di平ping麵mian分fen割ge。因yin為wei這zhe樣yang分fen割ge是shi為wei了le降jiang低di噪zao聲sheng的de幹gan擾rao。
理論:在數字電路中一般的頻率會比模擬電路中的頻率要高,而且它們本身的信號會跟地平麵形成一個回流(因為在信號傳輸中,銅線與銅線之間存在著各種各樣的電感和分布電容),如ru果guo我wo們men把ba地di線xian混hun合he在zai一yi起qi,那na麼me這zhe個ge回hui流liu就jiu會hui在zai數shu字zi和he模mo擬ni電dian路lu中zhong相xiang互hu串chuan擾rao。而er我wo們men分fen開kai就jiu是shi讓rang它ta們men隻zhi在zai自zi己ji本ben身shen內nei部bu形xing成cheng一yi個ge回hui流liu。它ta們men之zhi間jian隻zhi用yong一yi個ge零ling歐ou電dian阻zu或huo是shi磁ci珠zhu連lian接jie起qi來lai就jiu是shi因yin為wei原yuan來lai它ta們men就jiu是shi同tong一yi個ge物wu理li意yi義yi的de地di,現xian在zai布bu線xian把ba它ta們men分fen開kai了le,最zui後hou還hai應ying該gai把ba它ta們men連lian接jie起qi來lai。
如何分析它們是屬於數字部分呢還是模擬部分?這個問題常常是我們在具體畫PCB時得考濾的。我個人的看法是要判斷一個元件是屬於模擬的,還是數字的關鍵是看與它相關的主要芯片是數字的還是模擬的。比如:dianyuantakenenggeimonidianlugongdian,natajiushimonibufende,ruguotashigeidanpianjihuoshishujuleixinpiangongdian,natajiushishuzide。dangtamenshitongyigedianyuanshijiuxuyaoyongyigeqiaodefangfabayigedianyuanconglingyigebufenyinguolai。zuidianxingdejiushiD/A了,它應該是一個一半是數字,一半是模擬的芯片。我認為如果能把數字輸入處理好後,剩下的就可以畫到模擬部分去了。
[page]
模mo擬ni電dian路lu涉she及ji弱ruo小xiao信xin號hao,但dan是shi數shu字zi電dian路lu門men限xian電dian平ping較jiao高gao,對dui電dian源yuan的de要yao求qiu就jiu比bi模mo擬ni電dian路lu低di些xie。既ji有you數shu字zi電dian路lu又you有you模mo擬ni電dian路lu的de係xi統tong中zhong,數shu字zi電dian路lu產chan生sheng的de噪zao聲sheng會hui影ying響xiang模mo擬ni電dian路lu,使shi模mo擬ni電dian路lu的de小xiao信xin號hao指zhi標biao變bian差cha,克ke服fu的de辦ban法fa是shi分fen開kai模mo擬ni地di和he數shu字zi地di。
duiyudipinmonidianlu,chulejiacuhesuoduandixianzhiwai,dianlugebufencaiyongyidianjiedishiyizhidixianganraodezuijiaxuanze,zhuyaokeyifangzhiyouyudixiangonggongzukangerdaozhidebujianzhijiandehuxiangganrao。
而(er)對(dui)於(yu)高(gao)頻(pin)電(dian)路(lu)和(he)數(shu)字(zi)電(dian)路(lu),由(you)於(yu)這(zhe)時(shi)地(di)線(xian)的(de)電(dian)感(gan)效(xiao)應(ying)影(ying)響(xiang)會(hui)更(geng)大(da),一(yi)點(dian)接(jie)地(di)會(hui)導(dao)致(zhi)實(shi)際(ji)地(di)線(xian)加(jia)長(chang)而(er)帶(dai)來(lai)不(bu)利(li)影(ying)響(xiang),這(zhe)時(shi)應(ying)采(cai)取(qu)分(fen)開(kai)接(jie)地(di)和(he)一(yi)點(dian)接(jie)地(di)相(xiang)結(jie)合(he)的(de)方(fang)式(shi)。
另外對於高頻電路還要考慮如何抑製高頻輻射噪聲,方法是:盡量加粗地線,以降低噪聲對地阻抗;滿接地,即除傳輸信號的印製線以外,其他部分全作為地線。不要有無用的大麵積銅箔。
地di線xian應ying構gou成cheng環huan路lu,以yi防fang止zhi產chan生sheng高gao頻pin輻fu射she噪zao聲sheng,但dan環huan路lu所suo包bao圍wei麵mian積ji不bu可ke過guo大da,以yi免mian儀yi器qi處chu於yu強qiang磁ci場chang中zhong時shi,產chan生sheng感gan應ying電dian流liu。但dan如ru果guo隻zhi是shi低di頻pin電dian路lu,則ze應ying避bi免mian地di線xian環huan路lu。數shu字zi電dian源yuan和he模mo擬ni電dian源yuan最zui好hao隔ge離li,地di線xian分fen開kai布bu置zhi,如ru果guo有youA/D,則隻在此處單點共地。
低頻中沒有多大影響,但建議模擬和數字一點接地。高頻時,可通過磁珠把模擬和數字地一點共地。
如果把模擬地和數字地大麵積直接相連,會導致互相幹擾。不短接又不妥,理由如上有四種方法解決此問題∶1、用磁珠連接;2、用電容連接;3、用電感連接;4、用0歐姆電阻連接。
●磁ci珠zhu的de等deng效xiao電dian路lu相xiang當dang於yu帶dai阻zu限xian波bo器qi,隻zhi對dui某mou個ge頻pin點dian的de噪zao聲sheng有you顯xian著zhe抑yi製zhi作zuo用yong,使shi用yong時shi需xu要yao預yu先xian估gu計ji噪zao點dian頻pin率lv,以yi便bian選xuan用yong適shi當dang型xing號hao。對dui於yu頻pin率lv不bu確que定ding或huo無wu法fa預yu知zhi的de情qing況kuang,磁ci珠zhu不bu合he。
●電容隔直通交,造成浮地。
●電感體積大,雜散參數多,不穩定。
●0歐電阻相當於很窄的電流通路,能夠有效地限製環路電流,使噪聲得到抑製。電阻在所有頻帶上都有衰減作用(0歐電阻也有阻抗),這點比磁珠強。
相關閱讀:
技巧分享:提高PCB電磁兼容性設計方法彙總
http://m.0-fzl.cn/cp-art/80021839
工程師經驗:讓PCB設計更優秀的六大關鍵
http://m.0-fzl.cn/gptech-art/80021850
竅門分享:如何降低PCB設計中的噪聲與電磁幹擾
http://m.0-fzl.cn/emc-art/80021853
工程師推薦必看!開發高質量PCB設計指南
http://m.0-fzl.cn/gptech-art/80021785
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索






