如何解決驅動單元設計中的電磁兼容問題
發布時間:2013-04-19 責任編輯:felixsong
dianciganraoyibantongguokongjianfushehetongguodaoxianchuandao,zaigongchenglingyuyizhishirenmenyaojiejuedenantiheyanjiuredian。qudongdanyuanzuoweidagonglvmokuai,qizhongdefangdadianlu、開關電路和逆變電路等主電路可能對電磁環境存在幹擾,所以在驅動單元設計中就必須完善解決電磁兼容問題。
電磁兼容基本原理
電磁兼容性指電器及電子設備在共同的電磁環境中能執行各自功能的共存狀態,均能正常工作互不幹擾,達到兼容狀態。
電dian磁ci幹gan擾rao可ke以yi通tong過guo時shi域yu和he頻pin域yu進jin行xing表biao示shi,大da部bu分fen幹gan擾rao信xin號hao都dou是shi時shi變bian的de,為wei討tao論lun和he分fen析xi方fang便bian,都dou采cai用yong頻pin域yu分fen析xi方fang法fa為wei宜yi。典dian型xing的de信xin號hao表biao示shi方fang式shi有you正zheng弦xian、非正弦、周期性、非周期性和脈衝等,它們都是通過空間輻射和通過導線傳導的。工程中對非周期信號和脈衝信號運用較多,將幹擾信號用f(t)表示,非周期性信號傅立葉積分為
電(dian)磁(ci)幹(gan)擾(rao)是(shi)通(tong)過(guo)電(dian)場(chang)和(he)磁(ci)場(chang)進(jin)行(xing)傳(chuan)播(bo)的(de),因(yin)此(ci),其(qi)基(ji)本(ben)單(dan)位(wei)也(ye)可(ke)以(yi)用(yong)電(dian)場(chang)和(he)磁(ci)場(chang)的(de)單(dan)位(wei)來(lai)表(biao)示(shi),工(gong)程(cheng)上(shang)普(pu)遍(bian)采(cai)用(yong)分(fen)貝(bei)來(lai)對(dui)電(dian)磁(ci)幹(gan)擾(rao)進(jin)行(xing)量(liang)測(ce),即(ji)db。
電磁兼容具體實施
在驅動單元外殼選取時,應綜合性價比考慮屏蔽效果較好的材料。在驅動單元的的設計中,中間點鉗位型pwm逆變電路作為主工作電路,在功率器件開關時,電路會產生諧波電流,同時高頻成分會向空間輻射。pwm逆變工作電路如圖1:

圖1:pwn逆變工作電路
為此,在元器件選擇、電路板設計和接口設計等各個環節就應充分考慮電磁兼容性,使驅動模塊工作在正常狀態而不影響其他設備。
元器件的emc考慮
為達到電磁兼容而使用的元件通常是采用減少並聯通路阻抗的方法來減小噪聲電壓或增加電流通路阻抗來減小噪聲電流。
相關閱讀:
如何從結構、技術等方麵進行電磁兼容設計?
http://m.0-fzl.cn/emc-art/80020314
電磁兼容設計中的濾波連接器該如何設計?
http://m.0-fzl.cn/connect-art/80019216
電路的板級emc考慮
在電路原理圖設計時,就應充分考慮一般元器件和功率器件的放置,主要應該注意以下五點:
(1)控製芯片無用端要通過相應的匹配電阻接電源或接地集成電路上接地或接電源端都要接,不要懸空;
(2)繼電器需要匹配上高頻電容;
(3)每個集成電路需配一個去耦電容;
(4)降低負載電容,以使靠近輸出端的集電極開路驅動器便於上拉,電阻值盡量大;
(5)電路上不要使用可編程器件。
在pcb設計時,盡量不要使用單麵板,同時,模擬電路和數字電路要分開布局;中、高速電路也應分開布局;接地線要明確,不能所有接地都共 用;pcb走線上需串接電阻,以降低控製信號線上下沿的跳變速率;處理器或發熱器件需通過導熱材料與其它芯片隔離,並在處理器周圍多點射頻接地。
在pwm逆變工作電路上,為限製輸入端諧波電流,可以在直流環節前端並聯濾波電容器,如圖2所示;同時還可以在直流母線上串聯直流電抗器。另外,可以在電路的輸入端加諧波濾波器,此方法加裝簡單、成本低、維修方便,但是容易受係統參數的影響。

圖2:pwm逆變工作電路濾波電路
接地是電磁兼容重要措施,接地可以降低功率模塊噪聲、降低串擾和防止靜電的積聚。驅動單元的接地原則是信號地和電源地分開;高功率在最近的位置單點接地;同時ac安全地應與單元外殼相連。
接口濾波考慮
為方便通訊,驅動單元都留有rs232或rs485接口,為此,設計中接口電路需進行濾波處理。通常采用差動線路驅動和接收的方法來提高線路接口的抗擾 度du。低di於yu信xin號hao電dian平ping並bing加jia在zai非fei畸ji變bian信xin號hao上shang的de噪zao聲sheng脈mai衝chong電dian壓ya與yu疊die加jia在zai畸ji變bian信xin號hao上shang的de噪zao聲sheng脈mai衝chong相xiang比bi,不bu可ke能neng超chao過guo接jie收shou器qi輸shu入ru端duan的de開kai關guan閾yu值zhi,因yin此ci在zai接jie收shou器qi輸shu入ru端duan加jia端duan接jie電dian阻zu 可以減少反射並改善信號質量和提高電路接口抗擾性。差動接收電路如圖3。

圖3:差動接收電路
電(dian)磁(ci)兼(jian)容(rong)問(wen)題(ti)處(chu)理(li)的(de)好(hao)壞(huai)直(zhi)接(jie)影(ying)響(xiang)著(zhe)我(wo)們(men)驅(qu)動(dong)單(dan)元(yuan)設(she)計(ji)的(de)成(cheng)敗(bai),所(suo)以(yi)電(dian)磁(ci)兼(jian)容(rong)問(wen)題(ti)必(bi)須(xu)得(de)到(dao)很(hen)好(hao)的(de)解(jie)決(jue)。相(xiang)信(xin)看(kan)過(guo)本(ben)文(wen)所(suo)列(lie)舉(ju)出(chu)的(de)幾(ji)種(zhong)處(chu)理(li)方(fang)法(fa),大(da)家(jia)在(zai)設(she)計(ji)中(zhong)會(hui)妥(tuo)善(shan)處(chu)理(li)好(hao)驅(qu)動(dong)單(dan)元(yuan)設(she)計(ji)中(zhong)電(dian)磁(ci)兼(jian)容(rong)的(de)問(wen)題(ti)。
相關閱讀:
如何從結構、技術等方麵進行電磁兼容設計?
http://m.0-fzl.cn/emc-art/80020314
電磁兼容設計中的濾波連接器該如何設計?
http://m.0-fzl.cn/connect-art/80019216
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 矽典微ONELAB開發係列:為毫米波算法開發者打造的全棧工具鏈
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall






