淺談PLC係統中的主要抗幹擾措施
發布時間:2013-03-17 責任編輯:Lynnjiao
【導讀】隨著PLC應用的日漸廣泛,其抗幹擾問題也顯得日益重要。要提高PLC控製係統可靠性,一方麵要求PLC生產廠家用提高設備的抗幹擾能力;另一方麵,要求工程設計、安裝施工和使用維護中引起高度重視,多方配合才能完善解決問題,有效地增強係統的抗幹擾性能。
采用性能優良的電源,抑製電網引入的幹擾
在PLC控製係統中,電源占有極重要的地位。電網幹擾串入PLC控製係統主要通過PLC係統的供電電源(如CPU 電源、I/O電源等)、變送器供電電源和與PLC係統具有直接電氣連接的儀表供電電源等耦合進入的。現在,對於PLC係統供電的電源,一般都采用隔離性能較好電源,而對於變送器供電的電源和PLC係xi統tong有you直zhi接jie電dian氣qi連lian接jie的de儀yi表biao的de供gong電dian電dian源yuan,並bing沒mei受shou到dao足zu夠gou的de重zhong視shi,雖sui然ran采cai取qu了le一yi定ding的de隔ge離li措cuo施shi,但dan普pu遍bian還hai不bu夠gou,主zhu要yao是shi使shi用yong的de隔ge離li變bian壓ya器qi分fen布bu參can數shu大da,抑yi製zhi幹gan擾rao能neng力li差cha,經jing電dian源yuan耦ou合he而er串chuan入ru共gong模mo幹gan擾rao、差模幹擾。所以,對於變送器和共用信號儀表供電應選擇分布電容小、抑製帶大(如采用多次隔離和屏蔽及漏感技術)的配電器,以減少PLC係統的幹擾。
此外,位保證電網饋點不中斷,可采用在線式不間斷供電電源(UPS)供電,提高供電的安全可靠性。並且UPS還具有較強的幹擾隔離性能,是一種PLC控製係統的理想電源。
電纜選擇的敖設
weilejianshaodonglidianlanfushedianciganrao,youqishibianpinzhuangzhikuidiandianlan。bizhezaimougongchengzhong,caiyongletongdaikaizhuangpingbidianlidianlan,congerjiangdiledonglixianshengchandedianciganrao,gaigongchengtouchanhouqudelemanyidexiaoguo。
不(bu)同(tong)類(lei)型(xing)的(de)信(xin)號(hao)分(fen)別(bie)由(you)不(bu)同(tong)電(dian)纜(lan)傳(chuan)輸(shu),信(xin)號(hao)電(dian)纜(lan)應(ying)按(an)傳(chuan)輸(shu)信(xin)號(hao)種(zhong)類(lei)分(fen)層(ceng)敖(ao)設(she),嚴(yan)禁(jin)用(yong)同(tong)一(yi)電(dian)纜(lan)的(de)不(bu)同(tong)導(dao)線(xian)同(tong)時(shi)傳(chuan)送(song)動(dong)力(li)電(dian)源(yuan)和(he)信(xin)號(hao),避(bi)免(mian)信(xin)號(hao)線(xian)與(yu)動(dong)力(li)電(dian)纜(lan)靠(kao)近(jin)平(ping)行(xing)敖(ao)設(she),以(yi)減(jian)少(shao)電(dian)磁(ci)幹(gan)擾(rao)。
硬件濾波及軟件抗如果措施
由於電磁幹擾的複雜性,要根本消除迎接幹擾影響是不可能的,因此在PLC控製係統的軟件設計和組態時,還應在軟件方麵進行抗幹擾處理,進一步提高係統的可靠性。常用的一些措施:數字濾波和工頻整形采樣,可有效消除周期性幹擾;定時校正參考點電位,並采用動態零點,可有效防止電位漂移;采用信息冗餘技術,設計相應的軟件標誌位;采用間接跳轉,設置軟件陷阱等提高軟件結構可靠性。
信號在接入計算機前,在信號線與地間並接電容,以減少共模幹擾;在信號兩極間加裝濾波器可減少差模幹擾。
對幹較低信噪比的模擬量信號.常因現場瞬時幹擾而產生較大波動,若僅用瞬時采樣植進行控製計算會產生較大誤差,為此可采用數字濾波方法。現場模擬量信號經A/D轉換後變成離散的數字信號,然後將形成的數據按時間序列存入PLC內存。再利用數字濾波程序對其進行處理,濾去噪聲部分獲得單純信號, 可對輸入信號用m次采樣值的平均值來代替當前值,但井不是通常的每采樣。次求一次平均值,而是每采樣一次就與最近的m-l次曆史采樣值相加,此方法反應速度快,具有很好的實時性,輸入信號經過處理後用幹信號顯示或回路調節,有效地抑製了噪聲幹擾。
工業環境惡劣,幹擾信號較多, I/O信號傳送距離較長,常常會使傳送的信號有誤。為提高係統運行可靠性,使PLC在信號出錯倩況下及時發現錯誤,並排除錯誤的影響繼續工作,在程序編製中可采用軟件容錯技術。
正確選擇接地點,完善接地係統
接地的目的通常有兩個,其一為了安全,其二是為了抑製幹擾。完善的接地係統是PLC控製係統抗電磁幹擾的重要措施之一。
係統接地方式有:浮地方式、直接接地方式和電容接地三種方式。對PLCkongzhixitongeryan,tashugaosudidianpingkongzhizhuangzhi,yingcaiyongzhijiejiedifangshi。youyuxinhaodianlanfenbudianrongheshuruzhuangzhilvbodengdeyingxiang,zhuangzhizhijiandexinhaojiaohuanpinlvyibandoudiyu1MHz,所以PLC控製係統接地線采用一點接地和串聯一點接地方式。集中布置的PLC係(xi)統(tong)適(shi)於(yu)並(bing)聯(lian)一(yi)點(dian)接(jie)地(di)方(fang)式(shi),各(ge)裝(zhuang)置(zhi)的(de)櫃(gui)體(ti)中(zhong)心(xin)接(jie)地(di)點(dian)以(yi)單(dan)獨(du)的(de)接(jie)地(di)線(xian)引(yin)向(xiang)接(jie)地(di)極(ji)。如(ru)果(guo)裝(zhuang)置(zhi)間(jian)距(ju)較(jiao)大(da),應(ying)采(cai)用(yong)串(chuan)聯(lian)一(yi)點(dian)接(jie)地(di)方(fang)式(shi)。用(yong)一(yi)根(gen)大(da)截(jie)麵(mian)銅(tong)母(mu)線(xian)(或絕緣電纜)連接各裝置的櫃體中心接地點,然後將接地母線直接連接接地極。接地線采用截麵大於22 mm2的銅導線,總母線使用截麵大於60mm2的銅排。接地極的接地電阻小於2Ω,接地極最好埋在距建築物10 ~ 15m遠處(或與控製器間不大於50m),而且PLC係統接地點必須與強電設備接地點相距10m以上。
信號源接地時,屏蔽層應在信號側接地;不接地時,應在PLC側接地;信號線中間有接頭時,屏蔽層應牢固連接並進行絕緣處理,一定要避免多點接地;多個測點信號的屏蔽雙絞線與多芯對絞總屏電纜連接時,各屏蔽層應相互連接好,並經絕緣處理。選擇適當的接地處單點接點。

圖題:PLC係統的抗幹擾探討
以上的措施,經若幹PLC控製係統現場實際運行表明,能夠基本消除現場幹擾信號的影響,保證係統的可靠運行。PLCkongzhixitongzhongdeganraoshiyigeshifenfuzadewenti,yincizaikangganraoshejizhongyingzonghekaolvgefangmiandeyinsu,heliyouxiaodiyizhikangganrao,duiyouxieganraoqingkuanghaixuzuojutifenxi,caiquduizhengxiayaodefangfa,cainenggoushiPLC控製係統正常工作。
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall




