混合集成電路設計中應注意的問題和采取的具體措施(一)
發布時間:2013-03-13 責任編輯:Lynnjiao
【導讀】隨著電路板尺寸變小、布線密度加大以及工作頻率的不斷提高,電路中的電磁幹擾現象也越來越突出,電磁兼容問題也就成為一個電子係統能否正常工作的關鍵。電路板的電磁兼容設計成為係統設計的關鍵。
本文從提高係統電磁兼容性出發,結合混合集成電路工藝特點,提出了在混合集成電路設計中應注意的問題和采取的具體措施。混合集成電路(Hybrid Integrated Circuit)是由半導體集成工藝與厚(薄)膜工藝結合而製成的集成電路。混合集成電路是在基片上用成膜方法製作厚膜或薄膜元件及其互連線,並在同一基片上將分立的半導體芯片、單片集成電路或微型元件混合組裝,再外加封裝而成。具有組裝密度大、可靠性高、電性能好等特點。
電磁兼容原理
電磁兼容是指電子設備和電源在一定的電磁幹擾環境下正常可靠工作的能力,同時也是電子設備和電源限製自身產生電磁幹擾和避免幹擾周圍其它電子設備的能力。
任何一個電磁幹擾的發生必須具備三個基本條件:首先要具備幹擾源,也就是產生有害電磁場的裝置或設備;其次是要具有傳播幹擾的途徑,通常認為有兩種方式:傳導耦合方式和輻射耦合方式,第三是要有易受幹擾的敏感設備。
因此,解決電磁兼容性問題應針對電磁幹擾的三要素,逐一進行解決:減小幹擾發生元件的幹擾強度;切斷幹擾的傳播途徑;降低係統對幹擾的敏感程度。
混合集成電路設計中存在的電磁幹擾有:傳導幹擾、串音幹擾以及輻射幹擾。
在解決EMI問題時,首先應確定發射源的耦合途徑是傳導的、輻射的,還是串音。如果一個高幅度的瞬變電流或快速上升的電壓出現在靠近載有信號的導體附近,電磁幹擾的問題主要是串音。如果幹擾源和敏感器件之間有完整的電路連接,則是傳導幹擾。而在兩根傳輸高頻信號的平行導線之間則會產生輻射幹擾。
電磁兼容設計
在混合集成電路電磁兼容性設計時首先要做功能性檢驗,在方案已確定的電路中檢驗電磁兼容性指標能否滿足要求,若不滿足就要修改參數來達到指標,如發射功率、工作頻率、重新選擇器件等。其次是做防護性設計,包括濾波、屏蔽、接地與搭接設計等。第三是做布局的調整性設計,包括總體布局的檢驗,元器件及導線的布局檢驗等。通常,電路的電磁兼容性設計包括:工藝和部件的選擇、電路布局及導線的布設等。
工藝和部件的選取
混合集成電路有三種製造工藝可供選擇,單層薄膜、多層厚膜和多層共燒厚膜。薄膜工藝能夠生產高密度混合電路所需的小尺寸、低功率和高電流密度的元器件,具有高質量、穩定、可靠和靈活的特點,適合於高速高頻和高封裝密度的電路中。但隻能做單層布線且成本較高。
多層厚膜工藝能夠以較低的成本製造多層互連電路, 從電磁兼容的角度來說,多層布線可以減小線路板的電磁輻射並提高線路板的抗幹擾能力。因為可以設置專門的電源層和地層,使信號與地線之間的距離僅為層間距離。這樣,板上所有信號的回路麵積就可以降至最小,從而有效減小差模輻射。

圖1:厚膜集成電路原理
其中多層共燒厚膜工藝具有更多的優點,是目前無源集成的主流技術。它可以實現更多層的布線,易於內埋元器件,提高組裝密度,具有良好的高頻特性和高速傳輸特性。此外,與薄膜技術具有良好的兼容性,二者結合可實現更高組裝密度和更好性能的混合多層電路。
混合電路中的有源器件一般選用裸芯片,沒有裸芯片時可選用相應的封裝好的芯片,為得到最好的EMC特性,盡量選用表貼式芯片。選擇芯片時在滿足產品技術指標的前提下,盡量選用低速時鍾。在HC能用時絕不使用AC,CMOS4000能行就不用HC。電容應具有低的等效串聯電阻,這樣可以避免對信號造成大的衰減。
混合電路的封裝可采用可伐金屬的底座和殼蓋,平行縫焊,具有很好的屏蔽作用。
電路的布局
在進行混合微電路的布局劃分時,首先要考慮三個主要因素:輸入/輸出引腳的個數,器件密度和功耗。一個實用的規則是片狀元件所占麵積為基片的20%,每平方英寸耗散功率不大於2W。
在器件布置方麵,原則上應將相互有關的器件盡量靠近,將數字電路、模擬電路及電源電路分別放置,將高頻電路與低頻電路分開。易產生噪聲的器件、小電流電路、大電流電路等應盡量遠離邏輯電路。對時鍾電路和高頻電路等主要幹擾和輻射源應單獨安排,遠離敏感電路。輸入輸出芯片要位於接近混合電路封裝的I/O出口處。
高頻元器件盡可能縮短連線,以減少分布參數和相互間的電磁幹擾,易受幹擾元器件不能相互離得太近,輸入輸出盡量遠離。震蕩器盡可能靠近使用時鍾芯片的位置,並遠離信號接口和低電平信號芯片。
元器件要與基片的一邊平行或垂直,盡可能使元器件平行排列,這樣不僅會減小元器件之間的分布參數,也符合混合電路的製造工藝,易於生產。
在混合電路基片上電源和接地的引出焊盤應對稱布置,最好均勻地分布許多電源和接地的I/O連接。裸芯片的貼裝區連接到最負的電位平麵。
在選用多層混合電路時,電路板的層間安排隨著具體電路改變,但一般具有以下特征。
(1)布線層應盡量安排與電源或地平麵相鄰以產生通量對消作用。
(2)電源和地層分配在內層,可視為屏蔽層,可以很好地抑製電路板上固有的共模RF幹擾,減小高頻電源的分布阻抗。
(3)板內電源平麵和地平麵盡量相互鄰近,一般地平麵在電源平麵之上,這樣可以利用層間電容作為電源的平滑電容,同時接地平麵對電源平麵分布的輻射電流起到屏蔽作用。
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall


