產品內部的EMC設計技巧
發布時間:2011-02-16
中心議題:
A、地線設計在電子設備中,接地是控製幹擾的重要方法。
如能將接地和屏蔽正確結合起來使用,可解決大部分幹擾問題。電子設備中地線結構大致有係統地、機殼地(屏蔽地)、數字地(邏輯地)和模擬地等。在地線設計中應注意以下幾點:
1.正確選擇單點接地與多點接地在低頻電路中,信號的工作頻率小於1MHz,它的布線和器件間的電感影響較小,而接地電路形成的環流對幹擾影響較大,因而應采用一點接地。當信號工作頻率大於10MHz時,地線阻抗變得很大,此時應盡量降低地線阻抗,應采用就近多點接地。當工作頻率在1~10MHz時,如果采用一點接地,其地線長度不應超過波長的1/20,否則應采用多點接地法。
2.將jiang數shu字zi電dian路lu與yu模mo擬ni電dian路lu分fen開kai電dian路lu板ban上shang既ji有you高gao速su邏luo輯ji電dian路lu,又you有you線xian性xing電dian路lu,應ying使shi它ta們men盡jin量liang分fen開kai,而er兩liang者zhe的de地di線xian不bu要yao相xiang混hun,分fen別bie與yu電dian源yuan端duan地di線xian相xiang連lian。要yao盡jin量liang加jia大da線xian性xing電dian路lu的de接jie地di麵mian積ji。
3.盡(jin)量(liang)加(jia)粗(cu)接(jie)地(di)線(xian)若(ruo)接(jie)地(di)線(xian)很(hen)細(xi),接(jie)地(di)電(dian)位(wei)則(ze)隨(sui)電(dian)流(liu)的(de)變(bian)化(hua)而(er)變(bian)化(hua),致(zhi)使(shi)電(dian)子(zi)設(she)備(bei)的(de)定(ding)時(shi)信(xin)號(hao)電(dian)平(ping)不(bu)穩(wen),抗(kang)噪(zao)聲(sheng)性(xing)能(neng)變(bian)壞(huai)。因(yin)此(ci)應(ying)將(jiang)接(jie)地(di)線(xian)盡(jin)量(liang)加(jia)粗(cu),使(shi)它(ta)能(neng)通(tong)過(guo)三(san)位(wei)於(yu)印(yin)製(zhi)電(dian)路(lu)板(ban)的(de)允(yun)許(xu)電(dian)流(liu)。如(ru)有(you)可(ke)能(neng),接(jie)地(di)線(xian)的(de)寬(kuan)度(du)應(ying)大(da)於(yu)3mm。
4.將接地線構成閉環路設計隻由數字電路組成的印製電路板的地線係統時,將接地線做成閉環路可以明顯的提高抗噪聲能力。其原因在於:印yin製zhi電dian路lu板ban上shang有you很hen多duo集ji成cheng電dian路lu組zu件jian,尤you其qi遇yu有you耗hao電dian多duo的de組zu件jian時shi,因yin受shou接jie地di線xian粗cu細xi的de限xian製zhi,會hui在zai地di結jie上shang產chan生sheng較jiao大da的de電dian位wei差cha,引yin起qi抗kang噪zao聲sheng能neng力li下xia降jiang,若ruo將jiang接jie地di結jie構gou成cheng環huan路lu,則ze會hui縮suo小xiao電dian位wei差cha值zhi,提ti高gao電dian子zi設she備bei的de抗kang噪zao聲sheng能neng力li。
B、電磁兼容性設計
電磁兼容性是指電子設備在各種電磁環境中仍能夠協調、有(you)效(xiao)地(di)進(jin)行(xing)工(gong)作(zuo)的(de)能(neng)力(li)。電(dian)磁(ci)兼(jian)容(rong)性(xing)設(she)計(ji)的(de)目(mu)的(de)是(shi)使(shi)電(dian)子(zi)設(she)備(bei)既(ji)能(neng)抑(yi)製(zhi)各(ge)種(zhong)外(wai)來(lai)的(de)幹(gan)擾(rao),使(shi)電(dian)子(zi)設(she)備(bei)在(zai)特(te)定(ding)的(de)電(dian)磁(ci)環(huan)境(jing)中(zhong)能(neng)夠(gou)正(zheng)常(chang)工(gong)作(zuo),同(tong)時(shi)又(you)能(neng)減(jian)少(shao)電(dian)子(zi)設(she)備(bei)本(ben)身(shen)對(dui)其(qi)它(ta)電(dian)子(zi)設(she)備(bei)的(de)電(dian)磁(ci)幹(gan)擾(rao)。
1.選擇合理的導線寬(kuan)度(du)由(you)於(yu)瞬(shun)變(bian)電(dian)流(liu)在(zai)印(yin)製(zhi)線(xian)條(tiao)上(shang)所(suo)產(chan)生(sheng)的(de)衝(chong)擊(ji)幹(gan)擾(rao)主(zhu)要(yao)是(shi)由(you)印(yin)製(zhi)導(dao)線(xian)的(de)電(dian)感(gan)成(cheng)分(fen)造(zao)成(cheng)的(de),因(yin)此(ci)應(ying)盡(jin)量(liang)減(jian)小(xiao)印(yin)製(zhi)導(dao)線(xian)的(de)電(dian)感(gan)量(liang)。印(yin)製(zhi)導(dao)線(xian)的(de)電(dian)感(gan)量(liang)與(yu)其(qi)長(chang)度(du)成(cheng)正(zheng)比(bi),與(yu)其(qi)寬(kuan)度(du)成(cheng)反(fan)比(bi),因(yin)而(er)短(duan)而(er)精(jing)的(de)導(dao)線(xian)對(dui)抑(yi)製(zhi)幹(gan)擾(rao)是(shi)有(you)利(li)的(de)。時(shi)鍾(zhong)引(yin)線(xian)、行驅動器或總線驅動器的信號線常常載有大的瞬變電流,印製導線要盡可能地短。對於分立組件電路,印製導線寬度在1.5mm左右時,即可完全滿足要求;對於集成電路,印製導線寬度可在0.2~1.0mm之間選擇。
2.caiyongzhengquedebuxiancelvecaiyongpingdengzouxiankeyijianshaodaoxiandiangan,dandaoxianzhijiandehuganhefenbudianrongzengjia,ruguobujuyunxu,zuihaocaiyongjingzixingwangzhuangbuxianjiegou,jutizuofashiyinzhibandeyimianhengxiangbuxian,lingyimianzongxiangbuxian,ranhouzaijiaochakongchuyongjinshuhuakongxianglian。weileyizhiyinzhibandaoxianzhijiandechuanrao,zaishejibuxianshiyingjinliangbimianchangjulidepingdengzouxian。
C、去耦電容配置
在zai直zhi流liu電dian源yuan回hui路lu中zhong,負fu載zai的de變bian化hua會hui引yin起qi電dian源yuan噪zao聲sheng。例li如ru在zai數shu字zi電dian路lu中zhong,當dang電dian路lu從cong一yi個ge狀zhuang態tai轉zhuan換huan為wei另ling一yi種zhong狀zhuang態tai時shi,就jiu會hui在zai電dian源yuan線xian上shang產chan生sheng一yi個ge很hen大da的de尖jian峰feng電dian流liu,形xing成cheng瞬shun變bian的de噪zao聲sheng電dian壓ya。配pei置zhi去qu耦ou電dian容rong可ke以yi抑yi製zhi因yin負fu載zai變bian化hua而er產chan生sheng的de噪zao聲sheng,是shi印yin製zhi電dian路lu板ban的de可ke靠kao性xing設she計ji的de一yi種zhong常chang規gui做zuo法fa,配pei置zhi原yuan則ze如ru下xia:
●電源輸入端跨接一個10~100uF的電解電容器,如果印製電路板的位置允許,采用100uF以上的電解電容器的抗幹擾效果會更好。
●為每個集成電路芯片配置一個0.01uF的陶瓷電容器。如遇到印製電路板空間小而裝不下時,可每4~10個芯片配置一個1~10uF鉭電解電容器,這種器件的高頻阻抗特別小,在500kHz~20MHz範圍內阻抗小於1Ω,而且漏電流很小(0.5uA以下)。
●對於噪聲能力弱、關斷時電流變化大的器件和ROM、RAM等存儲型器件,應在芯片的電源線(Vcc)和地線(GND)間直接接入去耦電容。
●去耦電容的引線不能過長,特別是高頻旁路電容不能帶引線。
D、印製電路板的尺寸與器件的布置
印製電路板大小要適中,過大時印製線條長,阻抗增加,不僅抗噪聲能力下降,成本也高;過(guo)小(xiao),則(ze)散(san)熱(re)不(bu)好(hao),同(tong)時(shi)易(yi)受(shou)臨(lin)近(jin)線(xian)條(tiao)幹(gan)擾(rao)。在(zai)器(qi)件(jian)布(bu)置(zhi)方(fang)麵(mian)與(yu)其(qi)它(ta)邏(luo)輯(ji)電(dian)路(lu)一(yi)樣(yang),應(ying)把(ba)相(xiang)互(hu)有(you)關(guan)的(de)器(qi)件(jian)盡(jin)量(liang)放(fang)得(de)靠(kao)近(jin)些(xie),這(zhe)樣(yang)可(ke)以(yi)獲(huo)得(de)較(jiao)好(hao)的(de)抗(kang)噪(zao)聲(sheng)效(xiao)果(guo)。時(shi)鍾(zhong)發(fa)生(sheng)器(qi)、晶振和CPU的時鍾輸入端都易產生噪聲,要相互靠近些。易產生噪聲的器件、小電流電路、大電流電路等應盡量遠離邏輯電路,如有可能,應另做電路板,這一點十分重要。
E、散熱設計
從有利於散熱的角度出發,印製版最好是直立安裝,板與板之間的距離一般不應小於2cm,而且器件在印製版上的排列方式應遵循一定的規則:•對於采用自由對流空氣冷卻的設備,最好是將集成電路(或其它器件)按縱長方式排列;對於采用強製空氣冷卻的設備,最好是將集成電路(或其它器件)按橫長方式排。•同一塊印製板上的器件應盡可能按其發熱量大小及散熱程度分區排列,發熱量小或耐熱性差的器件(如小信號晶體管、小規模集成電路、電解電容等)放在冷卻氣流的最上流(入口處),發熱量大或耐熱性好的器件(如功率晶體管、大規模集成電路等)放在冷卻氣流最下遊。•在水平方向上,大功率器件盡量靠近印製板邊沿布置,以便縮短傳熱路徑;在垂直方向上,大功率器件盡量靠近印製板上方布置,以便減少這些器件工作時對其它器件溫度的影響。
對溫度比較敏感的器件最好安置在溫度最低的區域(如設備的底部),千萬不要將它放在發熱器件的正上方,多個器件最好是在水平麵上交錯布局。•設she備bei內nei印yin製zhi板ban的de散san熱re主zhu要yao依yi靠kao空kong氣qi流liu動dong,所suo以yi在zai設she計ji時shi要yao研yan究jiu空kong氣qi流liu動dong路lu徑jing,合he理li配pei置zhi器qi件jian或huo印yin製zhi電dian路lu板ban。空kong氣qi流liu動dong時shi總zong是shi趨qu向xiang於yu阻zu力li小xiao的de地di方fang流liu動dong,所suo以yi在zai印yin製zhi電dian路lu板ban上shang配pei置zhi器qi件jian時shi,要yao避bi免mian在zai某mou個ge區qu域yu留liu有you較jiao大da的de空kong域yu。
- 產品內部的EMC設計技巧
- 電磁兼容性設計
- 去耦電容配置
- 印製電路板的尺寸與器件的布置
A、地線設計在電子設備中,接地是控製幹擾的重要方法。
如能將接地和屏蔽正確結合起來使用,可解決大部分幹擾問題。電子設備中地線結構大致有係統地、機殼地(屏蔽地)、數字地(邏輯地)和模擬地等。在地線設計中應注意以下幾點:
1.正確選擇單點接地與多點接地在低頻電路中,信號的工作頻率小於1MHz,它的布線和器件間的電感影響較小,而接地電路形成的環流對幹擾影響較大,因而應采用一點接地。當信號工作頻率大於10MHz時,地線阻抗變得很大,此時應盡量降低地線阻抗,應采用就近多點接地。當工作頻率在1~10MHz時,如果采用一點接地,其地線長度不應超過波長的1/20,否則應采用多點接地法。
2.將jiang數shu字zi電dian路lu與yu模mo擬ni電dian路lu分fen開kai電dian路lu板ban上shang既ji有you高gao速su邏luo輯ji電dian路lu,又you有you線xian性xing電dian路lu,應ying使shi它ta們men盡jin量liang分fen開kai,而er兩liang者zhe的de地di線xian不bu要yao相xiang混hun,分fen別bie與yu電dian源yuan端duan地di線xian相xiang連lian。要yao盡jin量liang加jia大da線xian性xing電dian路lu的de接jie地di麵mian積ji。
3.盡(jin)量(liang)加(jia)粗(cu)接(jie)地(di)線(xian)若(ruo)接(jie)地(di)線(xian)很(hen)細(xi),接(jie)地(di)電(dian)位(wei)則(ze)隨(sui)電(dian)流(liu)的(de)變(bian)化(hua)而(er)變(bian)化(hua),致(zhi)使(shi)電(dian)子(zi)設(she)備(bei)的(de)定(ding)時(shi)信(xin)號(hao)電(dian)平(ping)不(bu)穩(wen),抗(kang)噪(zao)聲(sheng)性(xing)能(neng)變(bian)壞(huai)。因(yin)此(ci)應(ying)將(jiang)接(jie)地(di)線(xian)盡(jin)量(liang)加(jia)粗(cu),使(shi)它(ta)能(neng)通(tong)過(guo)三(san)位(wei)於(yu)印(yin)製(zhi)電(dian)路(lu)板(ban)的(de)允(yun)許(xu)電(dian)流(liu)。如(ru)有(you)可(ke)能(neng),接(jie)地(di)線(xian)的(de)寬(kuan)度(du)應(ying)大(da)於(yu)3mm。
4.將接地線構成閉環路設計隻由數字電路組成的印製電路板的地線係統時,將接地線做成閉環路可以明顯的提高抗噪聲能力。其原因在於:印yin製zhi電dian路lu板ban上shang有you很hen多duo集ji成cheng電dian路lu組zu件jian,尤you其qi遇yu有you耗hao電dian多duo的de組zu件jian時shi,因yin受shou接jie地di線xian粗cu細xi的de限xian製zhi,會hui在zai地di結jie上shang產chan生sheng較jiao大da的de電dian位wei差cha,引yin起qi抗kang噪zao聲sheng能neng力li下xia降jiang,若ruo將jiang接jie地di結jie構gou成cheng環huan路lu,則ze會hui縮suo小xiao電dian位wei差cha值zhi,提ti高gao電dian子zi設she備bei的de抗kang噪zao聲sheng能neng力li。
B、電磁兼容性設計
電磁兼容性是指電子設備在各種電磁環境中仍能夠協調、有(you)效(xiao)地(di)進(jin)行(xing)工(gong)作(zuo)的(de)能(neng)力(li)。電(dian)磁(ci)兼(jian)容(rong)性(xing)設(she)計(ji)的(de)目(mu)的(de)是(shi)使(shi)電(dian)子(zi)設(she)備(bei)既(ji)能(neng)抑(yi)製(zhi)各(ge)種(zhong)外(wai)來(lai)的(de)幹(gan)擾(rao),使(shi)電(dian)子(zi)設(she)備(bei)在(zai)特(te)定(ding)的(de)電(dian)磁(ci)環(huan)境(jing)中(zhong)能(neng)夠(gou)正(zheng)常(chang)工(gong)作(zuo),同(tong)時(shi)又(you)能(neng)減(jian)少(shao)電(dian)子(zi)設(she)備(bei)本(ben)身(shen)對(dui)其(qi)它(ta)電(dian)子(zi)設(she)備(bei)的(de)電(dian)磁(ci)幹(gan)擾(rao)。
1.選擇合理的導線寬(kuan)度(du)由(you)於(yu)瞬(shun)變(bian)電(dian)流(liu)在(zai)印(yin)製(zhi)線(xian)條(tiao)上(shang)所(suo)產(chan)生(sheng)的(de)衝(chong)擊(ji)幹(gan)擾(rao)主(zhu)要(yao)是(shi)由(you)印(yin)製(zhi)導(dao)線(xian)的(de)電(dian)感(gan)成(cheng)分(fen)造(zao)成(cheng)的(de),因(yin)此(ci)應(ying)盡(jin)量(liang)減(jian)小(xiao)印(yin)製(zhi)導(dao)線(xian)的(de)電(dian)感(gan)量(liang)。印(yin)製(zhi)導(dao)線(xian)的(de)電(dian)感(gan)量(liang)與(yu)其(qi)長(chang)度(du)成(cheng)正(zheng)比(bi),與(yu)其(qi)寬(kuan)度(du)成(cheng)反(fan)比(bi),因(yin)而(er)短(duan)而(er)精(jing)的(de)導(dao)線(xian)對(dui)抑(yi)製(zhi)幹(gan)擾(rao)是(shi)有(you)利(li)的(de)。時(shi)鍾(zhong)引(yin)線(xian)、行驅動器或總線驅動器的信號線常常載有大的瞬變電流,印製導線要盡可能地短。對於分立組件電路,印製導線寬度在1.5mm左右時,即可完全滿足要求;對於集成電路,印製導線寬度可在0.2~1.0mm之間選擇。
2.caiyongzhengquedebuxiancelvecaiyongpingdengzouxiankeyijianshaodaoxiandiangan,dandaoxianzhijiandehuganhefenbudianrongzengjia,ruguobujuyunxu,zuihaocaiyongjingzixingwangzhuangbuxianjiegou,jutizuofashiyinzhibandeyimianhengxiangbuxian,lingyimianzongxiangbuxian,ranhouzaijiaochakongchuyongjinshuhuakongxianglian。weileyizhiyinzhibandaoxianzhijiandechuanrao,zaishejibuxianshiyingjinliangbimianchangjulidepingdengzouxian。
C、去耦電容配置
在zai直zhi流liu電dian源yuan回hui路lu中zhong,負fu載zai的de變bian化hua會hui引yin起qi電dian源yuan噪zao聲sheng。例li如ru在zai數shu字zi電dian路lu中zhong,當dang電dian路lu從cong一yi個ge狀zhuang態tai轉zhuan換huan為wei另ling一yi種zhong狀zhuang態tai時shi,就jiu會hui在zai電dian源yuan線xian上shang產chan生sheng一yi個ge很hen大da的de尖jian峰feng電dian流liu,形xing成cheng瞬shun變bian的de噪zao聲sheng電dian壓ya。配pei置zhi去qu耦ou電dian容rong可ke以yi抑yi製zhi因yin負fu載zai變bian化hua而er產chan生sheng的de噪zao聲sheng,是shi印yin製zhi電dian路lu板ban的de可ke靠kao性xing設she計ji的de一yi種zhong常chang規gui做zuo法fa,配pei置zhi原yuan則ze如ru下xia:
●電源輸入端跨接一個10~100uF的電解電容器,如果印製電路板的位置允許,采用100uF以上的電解電容器的抗幹擾效果會更好。
●為每個集成電路芯片配置一個0.01uF的陶瓷電容器。如遇到印製電路板空間小而裝不下時,可每4~10個芯片配置一個1~10uF鉭電解電容器,這種器件的高頻阻抗特別小,在500kHz~20MHz範圍內阻抗小於1Ω,而且漏電流很小(0.5uA以下)。
●對於噪聲能力弱、關斷時電流變化大的器件和ROM、RAM等存儲型器件,應在芯片的電源線(Vcc)和地線(GND)間直接接入去耦電容。
●去耦電容的引線不能過長,特別是高頻旁路電容不能帶引線。
D、印製電路板的尺寸與器件的布置
印製電路板大小要適中,過大時印製線條長,阻抗增加,不僅抗噪聲能力下降,成本也高;過(guo)小(xiao),則(ze)散(san)熱(re)不(bu)好(hao),同(tong)時(shi)易(yi)受(shou)臨(lin)近(jin)線(xian)條(tiao)幹(gan)擾(rao)。在(zai)器(qi)件(jian)布(bu)置(zhi)方(fang)麵(mian)與(yu)其(qi)它(ta)邏(luo)輯(ji)電(dian)路(lu)一(yi)樣(yang),應(ying)把(ba)相(xiang)互(hu)有(you)關(guan)的(de)器(qi)件(jian)盡(jin)量(liang)放(fang)得(de)靠(kao)近(jin)些(xie),這(zhe)樣(yang)可(ke)以(yi)獲(huo)得(de)較(jiao)好(hao)的(de)抗(kang)噪(zao)聲(sheng)效(xiao)果(guo)。時(shi)鍾(zhong)發(fa)生(sheng)器(qi)、晶振和CPU的時鍾輸入端都易產生噪聲,要相互靠近些。易產生噪聲的器件、小電流電路、大電流電路等應盡量遠離邏輯電路,如有可能,應另做電路板,這一點十分重要。
E、散熱設計
從有利於散熱的角度出發,印製版最好是直立安裝,板與板之間的距離一般不應小於2cm,而且器件在印製版上的排列方式應遵循一定的規則:•對於采用自由對流空氣冷卻的設備,最好是將集成電路(或其它器件)按縱長方式排列;對於采用強製空氣冷卻的設備,最好是將集成電路(或其它器件)按橫長方式排。•同一塊印製板上的器件應盡可能按其發熱量大小及散熱程度分區排列,發熱量小或耐熱性差的器件(如小信號晶體管、小規模集成電路、電解電容等)放在冷卻氣流的最上流(入口處),發熱量大或耐熱性好的器件(如功率晶體管、大規模集成電路等)放在冷卻氣流最下遊。•在水平方向上,大功率器件盡量靠近印製板邊沿布置,以便縮短傳熱路徑;在垂直方向上,大功率器件盡量靠近印製板上方布置,以便減少這些器件工作時對其它器件溫度的影響。
對溫度比較敏感的器件最好安置在溫度最低的區域(如設備的底部),千萬不要將它放在發熱器件的正上方,多個器件最好是在水平麵上交錯布局。•設she備bei內nei印yin製zhi板ban的de散san熱re主zhu要yao依yi靠kao空kong氣qi流liu動dong,所suo以yi在zai設she計ji時shi要yao研yan究jiu空kong氣qi流liu動dong路lu徑jing,合he理li配pei置zhi器qi件jian或huo印yin製zhi電dian路lu板ban。空kong氣qi流liu動dong時shi總zong是shi趨qu向xiang於yu阻zu力li小xiao的de地di方fang流liu動dong,所suo以yi在zai印yin製zhi電dian路lu板ban上shang配pei置zhi器qi件jian時shi,要yao避bi免mian在zai某mou個ge區qu域yu留liu有you較jiao大da的de空kong域yu。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 矽典微ONELAB開發係列:為毫米波算法開發者打造的全棧工具鏈
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
Future
GFIVE
GPS
GPU
Harting
HDMI
HDMI連接器
HD監控
HID燈
I/O處理器
IC
IC插座
IDT
IGBT
in-cell
Intersil
IP監控
iWatt
Keithley
Kemet
Knowles
Lattice
LCD
LCD模組
LCR測試儀
lc振蕩器
Lecroy
LED
LED保護元件
LED背光




