如何在降低噪聲性能的情況下設計良好的PCB布局
發布時間:2021-08-09 責任編輯:lina
【導讀】本文的目的是幫助用戶了解如何在降低噪聲性能的情況下設計良好的PCB布局。在采取本文檔中提到的對策後,有必要進行全麵的係統評估。本文檔提供了有關RL78 / G14樣品板的說明。
本文的目的是幫助用戶了解如何在降低噪聲性能的情況下設計良好的PCB布局。在采取本文檔中提到的對策後,有必要進行全麵的係統評估。本文檔提供了有關RL78 / G14樣品板的說明。
測試板的說明。本節顯示了推薦布局的示例,不建議使用的電路板均使用相同的原理圖和組件製作而成。僅PCB布局不同。通過推薦的方法,推薦的PCB板可以實現更高的降噪性能。推薦的布局和不推薦的布局均采用相同的原理圖設計。圖1顯示了MCU周圍的電路原理圖。

MCU周圍電路原理圖
兩個測試板的PCB布局。
本節顯示了推薦布局和非推薦布局的示例。PCB布局應按照推薦的布局進行設計,以降低噪聲性能。下一節將說明為什麼建議使用圖1左側的PCB布局的原因。圖2顯示了兩個測試板的MCU周圍的PCB布局。

推薦布局(左)和非推薦布局(右)
推薦和非推薦布局之間的差異
本節介紹了推薦布局和非推薦布局之間的主要區別。
VDD和VSS的接線。推薦板的VDD和VSS布線與主電源入口處的外圍電源布線分開。並且推薦板的VDD布線和VSS布線比非推薦板更靠近。特別是在非推薦板上,MCU的VDD布線通過跳線J1連接到主電源,然後通過濾波電容器C9。
振蕩器問題。推薦板上的振蕩器電路X1,C1和C2比非推薦板上的更靠近MCU。推薦板上從振蕩器電路到MCU的布線比不推薦的布線短。在非推薦板上,振蕩器電路不在VSS接線的端子上,也沒有與其他VSS接線分開。
旁路電容器。推薦板上的旁路電容器C4比非推薦板上的電容器更靠近MCU。並且從旁路電容器到MCU的布線比不推薦的布線短。特別是在非推薦板上,C4的引線沒有直接連接到VDD和VSS幹線。
免責聲明:本文為轉載文章,轉載此文目的在於傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請電話或者郵箱聯係小編進行侵刪。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索





