如何設計並調試鎖相環電路
發布時間:2020-04-20 來源:Ray Sun 責任編輯:wenwei
【導讀】設計並調試鎖相環(PLL)電路可能會很複雜,除非工程師深入了解 PLL 理論以及邏輯開發過程。本文介紹 PLL 設計的簡易方法,並提供有效、符合邏輯的方法調試 PLL 問題。
仿真
如果不在特定條件下進行仿真,則估計一個 PLL 電路的規格將會是十分困難的。因此,進行 PLL 設計的第一步應當是仿真。我們建議工程師使用ADIsimPLL 軟件運行基於係統要求的仿真,包括參考頻率、步進頻率、相位噪聲(抖動)和頻率雜散限製。
許多工程師麵對如何選擇參考頻率會感到無所適從,但其實參考頻率和輸出頻率步進之間的關係是很簡單的。采用整數 N 分頻 PLL,則輸出頻率步進等於鑒頻鑒相器(PFD)輸入端的頻率,該頻率等於參考分頻器 R 分頻後的參考頻率。采用小數 N 分頻 PLL,則輸出頻率步進等於 PFD 輸入頻率除以 MOD 值,因此,您可以使用較高的參考頻率,獲得較小的頻率步進。決定使用整數 N 分頻或是小數 N 分頻時,可犧牲相位噪聲性能換取頻率步進,即:較低的 PFD 頻率具有更好的輸出頻率分辨率,但相位噪聲性能下降。
例如,表1顯示若要求具有固定頻率輸出以及極大的頻率步進,則應首選整數 N 分頻 PLL(如ADF4106),因為它具有更佳的總帶內相位噪聲。相反,若要求具有較小的頻率步進,則應首選小數 N 分頻 PLL(如ADF4153),因為它的總噪聲性能優於整數 N 分頻 PLL。相位噪聲是一個基本的 PLL 規格,但數據手冊無法針對所有可能的應用指定性能參數。因此,先仿真,然後進行實際硬件的測試就變得極為關鍵。
表1. 相位噪聲確定 PLL 的選擇

甚至在真實條件下通過 ADIsimPLL 仿真 PLL 電路時,結果也可能是不夠的,除非真實參考以及壓控振蕩器(VCO)的模型文件已包含在內。如果未包含在內,則仿真器將使用理想參考和VCO 進行仿真。若要求高仿真精度,則花在編輯 VCO 和基準電壓源庫文件上的時間將會是值得的。
PLL 使用與放大器類似的負反饋控製係統,因此環路帶寬和相位裕量的概念此處依然適用。通常,環路帶寬應設為 PFD 頻率的十分之一以下,且相位裕量的安全範圍為 45°至 60°。此外,應當進行針對真實電路板的仿真和原型製作,以便確認電路符合 PCB 布局對寄生元件、電阻容差和環路濾波器電容的規格要求。
有些情況下,暫時沒有合適的電阻和電容值,因此工程師必須確定是否能使用其他值。在 ADIsimPLL 的"工具"菜單中隱藏了一項小功能,稱為"BUILT"。該功能可將電阻和電容值轉換為最接近的標準工程值,允許設計人員返回仿真界麵,驗證相位裕量和環路帶寬的新數值。
寄存器
ADI PLL 提ti供gong很hen多duo用yong戶hu可ke配pei置zhi選xuan項xiang,具ju有you靈ling活huo的de設she計ji環huan境jing,但dan也ye會hui產chan生sheng如ru何he確que定ding存cun儲chu在zai每mei個ge寄ji存cun器qi中zhong數shu值zhi的de難nan題ti。一yi種zhong方fang便bian的de解jie決jue方fang案an是shi使shi用yong評ping估gu軟ruan件jian設she置zhi寄ji存cun器qi值zhi,甚shen至zhi PCB 未連接仿真器時也能這麼做。然後,設置文件可保存為.stp 文件,或下載至評估板中。圖 1 顯示 ADIsimPLL 仿真結果,提供諸如VCO 內核電流等參數的建議寄存器值。

圖 1. ADIsimPLL 仿真軟件提供寄存器設置的建議值
原理圖和 PCB 布局
設計完整 PLL 電路時,需牢記幾點。首先,重要的是匹配 PLL的參考輸入端口阻抗,將反射降至最低。另外,保持電容與輸入端口並聯組合值盡量小,因為它會降低輸入信號的壓擺率,增加 PLL 環路噪聲。更多詳細信息請參考 PLL 數據手冊上的輸入要求。
其次,將模擬電源與數字電源相分離,最大程度減少它們之間的幹擾。VCO 電源特別敏感,因此此處的雜散和噪聲可輕易耦合至 PLL 輸出。更多注意事項以及詳細信息,請參考利用低噪聲 LDO 調節器為小數 N 分頻壓控振蕩器(VCO)供源,以降低相位噪聲 (CN-0147)
再則,用於組成環路濾波器的電阻和電容應當放置在盡可能離PLL 芯xin片pian近jin的de地di方fang,並bing使shi用yong仿fang真zhen文wen件jian中zhong的de建jian議yi值zhi。若ruo您nin在zai改gai變bian環huan路lu濾lv波bo器qi元yuan器qi件jian值zhi之zhi後hou發fa現xian難nan以yi鎖suo定ding信xin號hao,請qing嚐chang試shi使shi用yong最zui初chu用yong於yu評ping估gu板ban的de數shu值zhi。
對於 PCB 布局而言,其主要原則是將輸入與輸出分離,確保數字電路不會幹擾模擬電路。例如,若 SPI 總線太過靠近參考輸入或 VCO 輸出,則訪問 PLL 寄存器時,VCO 輸出會在 PLL輸出端產生雜散現象。
從熱設計角度來看,可在 PLL 芯片底下放置一個導熱接地焊盤,確保熱量流經焊盤,到達 PCB 和散熱片。在極端環境下使用時,設計人員應計算 PLL 芯片和 PCB 的所有熱參數。
有效利用 MUXOUT
在調試階段開始時,若 PLL 不鎖定,則很難確定應當從何處開始。第一步,可以使用 MUXOUT 查看是否所有內部功能單元都正常工作,如圖 2 所示。例如,MUXOUT 能顯示 R 計數器輸出,指示參考輸入信號良好,且寄存器內容成功寫入。MUXOUT 還能檢查檢測器的鎖定狀態,以及反饋環路中的 N分頻輸出。通過這種方法,設計人員可確定每個分頻器、增益或頻率值是否正確。這是調試 PLL 的基本過程。

圖 2. MUXOUT 引腳輔助 PLL 進行調試
時域分析
調試 PLL 時,使用時域分析,演示寫入串行外設接口(SPI)總線上的寄存器數據是正確的。雖然讀寫操作需要的時間比較長,但請確保 SPI 時序符合規格,且不同線路之間的串擾減小到最低程度。
應當參考 PLL 數據手冊中的時序圖,以便確定數據建立時間、時鍾速度、maichongkuanduheqitaguige。quebaoliuyouzugoudeyuliang,yibianzaisuoyoutiaojianxiadoumanzushixuyaoqiu。shiyongshiboqijianzhashiyuneideshizhongheshujubianyanweiyuzhengqueweizhi。ruoshizhongheshujuxianlutaiguojiejin,zechuanraohuishishizhongnengliangtongguo PCB buxianouhezhishujuxianlu。zhezhongouhehuidaozhishujuxianluzaishizhongdeshangshengyanchanshengmaoci。yinci,duxiejicunqishixujianzhazheliangtiaoxianlu,youqidangjicunqichuxiancuowushi。quebaoxianludianyamanzubiao 2 的規格。
表 2. 邏輯輸入

頻譜分析
頻域中的問題更常見、更複雜。如果使用頻譜分析儀,則應當首先檢查 PLL 輸出是否鎖定;如果波形具有穩定的頻率峰值則表示鎖定。如果未鎖定,則應當遵循前文所述的步驟。
如果 PLL yisuoding,zeshouzhaipinpufenxiyidaikuan,yibianquedingxiangweizaoshengshifouweiyukejieshoufanweinei,bingjiangceshijieguoyufangzhenjieguoduizhaoqueren。celiangmouxiedaikuantiaojianxiadexiangweizaosheng,ru 1 kHz、10 kHz 和 1 MHz。
若結果與預期不符,則應首先回顧環路濾波器設計,檢查 PCB板上元器件的真實值。然後,檢查參考輸入的相位噪聲是否與仿真結果一致。PLL 仿真相位噪聲應與真實值接近,除非外部條件有所不同,或向寄存器寫入了錯誤值。
電源噪聲不可忽略,哪怕使用了低噪聲 LDO;因為 DC-DC 轉換器和 LDO 都可能成為噪聲源。LDO 數據手冊顯示的噪聲頻譜密度通常會影響噪聲敏感型器件,比如 PLL(見圖 3)。為PLL選擇低噪聲電源,特別是需要為VCO的內核電流提供電源。

圖 3. LDO 噪聲頻譜密度
通常 PLL 的輸出端會有四種類型的雜散:PFD 或參考雜散、小數雜散、整數邊界雜散以及外部來源雜散,如電源。所有PLL 都至少有一種類型的雜散,雖然永遠無法消除這些雜散,但某些情況下,在不同類型的雜散或頻率之間進行取舍,可以改進整體性能。
若要避免參考雜散,請檢查參考信號的上升沿。邊沿過快或邊沿幅度過大都會對頻域造成嚴重的諧波現象。另外,仔細檢查PCB 布局,避免輸入和輸出之間產生串擾。
如需最大程度地減少小數雜散,可增加擾動,迫使小數雜散進入本底噪聲中,但這樣做會略為增加本底噪聲。
整zheng數shu邊bian界jie雜za散san不bu常chang見jian,且qie僅jin當dang輸shu出chu頻pin率lv過guo於yu接jie近jin參can考kao頻pin率lv的de整zheng數shu倍bei時shi才cai會hui發fa生sheng,此ci時shi環huan路lu濾lv波bo器qi無wu法fa將jiang其qi濾lv除chu。解jie決jue該gai問wen題ti的de簡jian便bian方fang法fa是shi重zhong新xin調tiao節jie參can考kao頻pin率lv方fang案an。例li如ru,若ruo邊bian界jie雜za散san發fa生sheng在zai 1100 MHz 處,且輸出為 1100.1 MHz,參考輸入為 20 MHz,則使用 100 kHz 環路濾波器將參考頻率改為 30 MHz 即可消除該雜散。
結論
調試 PLL 要求對 PLL juyoushenrudelijie,bingqieruguozaishejijieduangewaizaixi,jiunengbimianhenduowenti。ruowentifashengzaitiaoshijieduan,qingzunxunbenwensuoshuzhijianyi,duiwentizhuyijinxingfenxibingzhubujiejuewenti。gengduoxinxi,qingcankaowangzhanshangdefengfuxinxiziyuan:www.analog.com/pll.
參考電路
Curtin, Mike, and Paul O’Brien.“Phase-Locked Loops for High-Frequency Receivers and Transmitters—Part 1.” Analog Dialogue, Volume 33, Number 1, 1999.
Curtin, Mike, and Paul O’Brien. “Phase-Locked Loops for High-Frequency Receivers and Transmitters—Part 2.” Analog Dialogue, Volume 33, Number 1, 1999.
Curtin, Mike, and Paul O’Brien, “Phase-Locked Loops for High-Frequency Receivers and Transmitters—Part 3.” Analog Dialogue, Volume 33, Number 1, 1999.
CN0147 Circuit Note. Powering a Fractional-N Voltage Controlled Oscillator (VCO) with Low Noise LDO Regulators for Reduced Phase Noise.
Fox, Adrian. “PLL Synthesizers (Ask the Applications Engineer—30).” Analog Dialogue, Volume 36, Number 3, 2002.
MT-086 Tutorial. Fundamentals of Phase-Locked Loops (PLLs).
推薦閱讀:
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
微波功率管
微波開關
微波連接器
微波器件
微波三極管
微波振蕩器
微電機
微調電容
微動開關
微蜂窩
位置傳感器
溫度保險絲
溫度傳感器
溫控開關
溫控可控矽
聞泰
穩壓電源
穩壓二極管
穩壓管
無焊端子
無線充電
無線監控
無源濾波器
五金工具
物聯網
顯示模塊
顯微鏡結構
線圈
線繞電位器
線繞電阻





